cpu.fit.rpt

来自「实现简单CPU功能的源码」· RPT 代码 · 共 698 行 · 第 1/3 页

RPT
698
字号
Fitter report for CPU
Sun Apr 27 13:05:03 2008
Quartus II Version 7.1 Build 156 04/30/2007 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Fitter Summary
  3. Fitter Settings
  4. Fitter Device Options
  5. Input Pins
  6. Output Pins
  7. All Package Pins
  8. Global & Other Fast Signals
  9. Non-Global High Fan-Out Signals
 10. LAB
 11. Local Routing Interconnect
 12. LAB External Interconnect
 13. Row Interconnect
 14. LAB Column Interconnect
 15. LAB Column Interconnect
 16. Fitter Resource Usage Summary
 17. Fitter Resource Utilization by Entity
 18. Delay Chain Summary
 19. Pin-Out File
 20. Fitter Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------+
; Fitter Summary                                                   ;
+-----------------------+------------------------------------------+
; Fitter Status         ; Successful - Sun Apr 27 13:05:03 2008    ;
; Quartus II Version    ; 7.1 Build 156 04/30/2007 SJ Full Version ;
; Revision Name         ; CPU                                      ;
; Top-level Entity Name ; change                                   ;
; Family                ; FLEX10K                                  ;
; Device                ; EPF10K10TC144-3                          ;
; Timing Models         ; Final                                    ;
; Total logic elements  ; 33 / 576 ( 6 % )                         ;
; Total pins            ; 81 / 102 ( 79 % )                        ;
; Total memory bits     ; 0 / 6,144 ( 0 % )                        ;
+-----------------------+------------------------------------------+


+------------------------------------------------------------------------------------------------------+
; Fitter Settings                                                                                      ;
+------------------------------------------------------------+--------------------+--------------------+
; Option                                                     ; Setting            ; Default Value      ;
+------------------------------------------------------------+--------------------+--------------------+
; Device                                                     ; AUTO               ;                    ;
; Router Timing Optimization Level                           ; Normal             ; Normal             ;
; Placement Effort Multiplier                                ; 1.0                ; 1.0                ;
; Router Effort Multiplier                                   ; 1.0                ; 1.0                ;
; Optimize Timing                                            ; Normal compilation ; Normal compilation ;
; Optimize IOC Register Placement for Timing                 ; On                 ; On                 ;
; Limit to One Fitting Attempt                               ; Off                ; Off                ;
; Final Placement Optimizations                              ; Automatically      ; Automatically      ;
; Fitter Aggressive Routability Optimizations                ; Automatically      ; Automatically      ;
; Fitter Initial Placement Seed                              ; 1                  ; 1                  ;
; Slow Slew Rate                                             ; Off                ; Off                ;
; Auto Global Memory Control Signals                         ; Off                ; Off                ;
; Logic Cell Insertion - Individual Logic Cells              ; On                 ; On                 ;
; Logic Cell Insertion - I/Os Fed By Carry or Cascade Chains ; On                 ; On                 ;
; Fitter Effort                                              ; Auto Fit           ; Auto Fit           ;
; Auto Global Clock                                          ; On                 ; On                 ;
; Auto Global Output Enable                                  ; On                 ; On                 ;
; Auto Global Register Control Signals                       ; On                 ; On                 ;
; Use smart compilation                                      ; Off                ; Off                ;
+------------------------------------------------------------+--------------------+--------------------+


+-------------------------------------------------------------------------+
; Fitter Device Options                                                   ;
+----------------------------------------------+--------------------------+
; Option                                       ; Setting                  ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
; Enable INIT_DONE output                      ; Off                      ;
; Configuration scheme                         ; Passive Serial           ;
; Reserve all unused pins                      ; As output driving ground ;
; Base pin-out file on sameframe device        ; Off                      ;
+----------------------------------------------+--------------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                 ;
+------------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+---------------+--------------+
; Name       ; Pin # ; Row ; Col. ; Fan-Out ; Global ; I/O Register ; Use Local Routing Input ; Power Up High ; Single-Pin CE ; I/O Standard ;
+------------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+---------------+--------------+
; MUL_in[16] ; 124   ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[0]  ; 54    ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[25]      ; 126   ; --  ; --   ; 17      ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[27]      ; 56    ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[17] ; 125   ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[1]  ; 55    ; --  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[18] ; 23    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[2]  ; 86    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[19] ; 83    ;  C  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[3]  ; 28    ;  C  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[20] ; 7     ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[4]  ; 43    ; --  ; 18   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[21] ; 97    ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[5]  ; 102   ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[22] ; 98    ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[6]  ; 48    ; --  ; 15   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[23] ; 99    ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[7]  ; 96    ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[24] ; 8     ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[8]  ; 38    ; --  ; 22   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[25] ; 37    ; --  ; 23   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[9]  ; 95    ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[26] ; 101   ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[10] ; 133   ; --  ; 17   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[27] ; 44    ; --  ; 18   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[11] ; 100   ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[28] ; 87    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[12] ; 88    ;  B  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[29] ; 33    ;  C  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[13] ; 82    ;  C  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[30] ; 79    ;  C  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[14] ; 78    ;  C  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[31] ; 27    ;  C  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; MUL_in[15] ; 80    ;  C  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; clk        ; 65    ; --  ; 9    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[0]       ; 137   ; --  ; 19   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[1]       ; 22    ;  B  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[2]       ; 68    ; --  ; 7    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[3]       ; 60    ; --  ; 12   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[4]       ; 63    ; --  ; 11   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[5]       ; 19    ;  B  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[6]       ; 141   ; --  ; 22   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[7]       ; 46    ; --  ; 17   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[8]       ; 119   ; --  ; 8    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[9]       ; 110   ; --  ; 1    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[10]      ; 109   ; --  ; 1    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[11]      ; 116   ; --  ; 5    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[12]      ; 131   ; --  ; 15   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[13]      ; 69    ; --  ; 6    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[14]      ; 92    ;  B  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[15]      ; 135   ; --  ; 18   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[16]      ; 121   ; --  ; 10   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[17]      ; 90    ;  B  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[18]      ; 18    ;  B  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[19]      ; 142   ; --  ; 23   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[20]      ; 114   ; --  ; 4    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[21]      ; 72    ; --  ; 4    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[22]      ; 62    ; --  ; 11   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[23]      ; 81    ;  C  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[24]      ; 64    ; --  ; 10   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[26]      ; 140   ; --  ; 21   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[28]      ; 111   ; --  ; 2    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[29]      ; 117   ; --  ; 6    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[30]      ; 143   ; --  ; 24   ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
; C[31]      ; 112   ; --  ; 3    ; 0       ; no     ; no           ; no                      ; no            ; no            ; TTL          ;
+------------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+---------------+--------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                             ;
+-------------+-------+-----+------+--------------+--------------------------+---------------+----------------+---------------+---------------+------------+---------------+--------------+
; Name        ; Pin # ; Row ; Col. ; I/O Register ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; Single-Pin OE ; Single-Pin CE ; Open Drain ; TRI Primitive ; I/O Standard ;
+-------------+-------+-----+------+--------------+--------------------------+---------------+----------------+---------------+---------------+------------+---------------+--------------+
; MUL_OUT[0]  ; 31    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[1]  ; 20    ;  B  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[2]  ; 17    ;  B  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[3]  ; 26    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[4]  ; 9     ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[5]  ; 10    ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[6]  ; 11    ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[7]  ; 14    ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[8]  ; 13    ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[9]  ; 12    ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[10] ; 128   ; --  ; 13   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[11] ; 130   ; --  ; 14   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[12] ; 21    ;  B  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[13] ; 30    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[14] ; 32    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; MUL_OUT[15] ; 29    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
+-------------+-------+-----+------+--------------+--------------------------+---------------+----------------+---------------+---------------+------------+---------------+--------------+


+------------------------------------+
; All Package Pins                   ;
+-------+-------------+--------------+
; Pin # ; Usage       ; I/O Standard ;
+-------+-------------+--------------+
; 1     ; #TCK        ;              ;
; 2     ; ^CONF_DONE  ;              ;
; 3     ; ^nCEO       ;              ;
; 4     ; #TDO        ;              ;
; 5     ; VCC_IO      ;              ;
; 6     ; VCC_INT     ;              ;
; 7     ; MUL_in[20]  ; TTL          ;
; 8     ; MUL_in[24]  ; TTL          ;
; 9     ; MUL_OUT[4]  ; TTL          ;
; 10    ; MUL_OUT[5]  ; TTL          ;
; 11    ; MUL_OUT[6]  ; TTL          ;
; 12    ; MUL_OUT[9]  ; TTL          ;
; 13    ; MUL_OUT[8]  ; TTL          ;
; 14    ; MUL_OUT[7]  ; TTL          ;
; 15    ; GND_IO      ;              ;
; 16    ; GND_INT     ;              ;
; 17    ; MUL_OUT[2]  ; TTL          ;
; 18    ; C[18]       ; TTL          ;
; 19    ; C[5]        ; TTL          ;
; 20    ; MUL_OUT[1]  ; TTL          ;
; 21    ; MUL_OUT[12] ; TTL          ;
; 22    ; C[1]        ; TTL          ;
; 23    ; MUL_in[18]  ; TTL          ;

⌨️ 快捷键说明

复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?