📄 example.fit.rpt
字号:
; 202 ; GND* ; ;
; 203 ; GND* ; ;
; 204 ; GND* ; ;
; 205 ; GND* ; ;
; 206 ; GND* ; ;
; 207 ; GND* ; ;
; 208 ; GND* ; ;
+-------+------------+--------------+
+-----------------------------------------------------------------+
; Control Signals ;
+---------------+---------+---------+--------------+--------------+
; Name ; Pin # ; Fan-Out ; Usage ; Global Usage ;
+---------------+---------+---------+--------------+--------------+
; 7493:inst2|15 ; LC3_E36 ; 31 ; Clock enable ; Non-global ;
; clk ; 79 ; 33 ; Clock ; Pin ;
; 7493:inst2|16 ; LC1_A28 ; 70 ; Clock ; Internal ;
+---------------+---------+---------+--------------+--------------+
+--------------------------------------------+
; Global & Other Fast Signals ;
+---------------+---------+---------+--------+
; Name ; Pin # ; Fan-Out ; Global ;
+---------------+---------+---------+--------+
; clk ; 79 ; 33 ; yes ;
; 7493:inst2|16 ; LC1_A28 ; 70 ; yes ;
; D[29] ; 182 ; 1 ; no ;
; D[25] ; 78 ; 1 ; no ;
; D[27] ; 80 ; 1 ; no ;
; D[31] ; 183 ; 1 ; no ;
+---------------+---------+---------+--------+
+----------------+
; Cascade Chains ;
+--------+-------+
; Length ; Count ;
+--------+-------+
; 2 ; 22 ;
+--------+-------+
+---------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+-----------------------------------------------+---------+
; Name ; Fan-Out ;
+-----------------------------------------------+---------+
; 7493:inst2|15~15 ; 31 ;
; smdisplay:inst|74175:inst28|14~50 ; 12 ;
; smdisplay:inst|74175:inst29|14~50 ; 12 ;
; smdisplay:inst|74175:inst|14~50 ; 12 ;
; smdisplay:inst|74175:inst7|14~50 ; 12 ;
; smdisplay:inst|74175:inst12|15~28 ; 10 ;
; smdisplay:inst|74175:inst22|15~28 ; 10 ;
; smdisplay:inst|74175:inst29|16~27 ; 10 ;
; smdisplay:inst|74175:inst28|16~27 ; 10 ;
; smdisplay:inst|74175:inst17|15~28 ; 10 ;
; smdisplay:inst|74175:inst7|16~27 ; 10 ;
; smdisplay:inst|74175:inst27|15~28 ; 10 ;
; smdisplay:inst|74175:inst|16~27 ; 10 ;
; smdisplay:inst|74175:inst12|14~44 ; 9 ;
; smdisplay:inst|74175:inst29|15~26 ; 9 ;
; smdisplay:inst|74175:inst28|15~26 ; 9 ;
; smdisplay:inst|74175:inst17|14~44 ; 9 ;
; 7493:inst2|14~1 ; 9 ;
; smdisplay:inst|74175:inst12|16~29 ; 9 ;
; smdisplay:inst|74175:inst27|14~44 ; 9 ;
; smdisplay:inst|74175:inst27|16~29 ; 9 ;
; smdisplay:inst|74175:inst17|16~29 ; 9 ;
; smdisplay:inst|74175:inst7|15~26 ; 9 ;
; smdisplay:inst|74175:inst|15~26 ; 9 ;
; smdisplay:inst|74175:inst22|16~29 ; 9 ;
; smdisplay:inst|74175:inst22|14~44 ; 9 ;
; smdisplay:inst|74175:inst22|13~20 ; 7 ;
; smdisplay:inst|74175:inst17|13~20 ; 7 ;
; smdisplay:inst|74175:inst12|13~20 ; 7 ;
; smdisplay:inst|74175:inst27|13~20 ; 7 ;
; smdisplay:inst|74175:inst28|13~20 ; 5 ;
; smdisplay:inst|74175:inst29|13~20 ; 5 ;
; smdisplay:inst|74175:inst|13~20 ; 5 ;
; smdisplay:inst|74175:inst7|13~20 ; 5 ;
; smdisplay:inst|74151:inst6|f74151:sub|67~174 ; 3 ;
; smdisplay:inst|74151:inst6|f74151:sub|70~179 ; 3 ;
; smdisplay:inst|74151:inst6|f74151:sub|70~176 ; 3 ;
; smdisplay:inst|74151:inst6|f74151:sub|70~173 ; 3 ;
; smdisplay:inst|74151:inst6|f74151:sub|70~174 ; 3 ;
; smdisplay:inst|74151:inst6|f74151:sub|67~173 ; 3 ;
; smdisplay:inst|74151:inst6|f74151:sub|67~179 ; 3 ;
; smdisplay:inst|74151:inst6|f74151:sub|67~176 ; 3 ;
; smdisplay:inst|74151:inst6|f74151:sub|70~178 ; 2 ;
; smdisplay:inst|74151:inst6|f74151:sub|67~178 ; 2 ;
; smdisplay:inst|74151:inst23|f74151:sub|67~260 ; 1 ;
; smdisplay:inst|74151:inst30|f74151:sub|70~449 ; 1 ;
; smdisplay:inst|74151:inst23|f74151:sub|70~261 ; 1 ;
; smdisplay:inst|74151:inst26|f74151:sub|72~234 ; 1 ;
; smdisplay:inst|74151:inst21|f74151:sub|70~162 ; 1 ;
; smdisplay:inst|74151:inst26|f74151:sub|73~240 ; 1 ;
+-----------------------------------------------+---------+
+----------------------------------------------------------------------------------------------+
; Peripheral Signals ;
+-------------------+---------+-------+-----------------+---------------------------+----------+
; Peripheral Signal ; Source ; Usage ; Dedicated Clock ; Peripheral Control Signal ; Polarity ;
+-------------------+---------+-------+-----------------+---------------------------+----------+
; 7493:inst2|16 ; LC1_A28 ; Clock ; no ; yes ; -ve ;
+-------------------+---------+-------+-----------------+---------------------------+----------+
+-------------------------------------------+
; LAB ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0 ; 176 ;
; 1 ; 17 ;
; 2 ; 3 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 1 ;
; 6 ; 1 ;
; 7 ; 5 ;
; 8 ; 13 ;
+--------------------------+----------------+
+----------------------------------------------+
; Local Routing Interconnect ;
+-----------------------------+----------------+
; Local Routing Interconnects ; Number of LABs ;
+-----------------------------+----------------+
; 0 ; 195 ;
; 1 ; 6 ;
; 2 ; 5 ;
; 3 ; 6 ;
; 4 ; 3 ;
; 5 ; 1 ;
+-----------------------------+----------------+
+---------------------------------------------+
; LAB External Interconnect ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0 - 1 ; 193 ;
; 2 - 3 ; 2 ;
; 4 - 5 ; 3 ;
; 6 - 7 ; 2 ;
; 8 - 9 ; 2 ;
; 10 - 11 ; 4 ;
; 12 - 13 ; 2 ;
; 14 - 15 ; 3 ;
; 16 - 17 ; 4 ;
; 18 - 19 ; 0 ;
; 20 - 21 ; 1 ;
+----------------------------+----------------+
+-----------------------------------------------------------------------------------------+
; Row Interconnect ;
+-------+--------------------+-----------------------------+------------------------------+
; Row ; Interconnect Used ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+--------------------+-----------------------------+------------------------------+
; A ; 1 / 144 ( < 1 % ) ; 0 / 72 ( 0 % ) ; 5 / 72 ( 7 % ) ;
; B ; 0 / 144 ( 0 % ) ; 0 / 72 ( 0 % ) ; 4 / 72 ( 6 % ) ;
; C ; 0 / 144 ( 0 % ) ; 0 / 72 ( 0 % ) ; 1 / 72 ( 1 % ) ;
; D ; 2 / 144 ( 1 % ) ; 0 / 72 ( 0 % ) ; 0 / 72 ( 0 % ) ;
; E ; 66 / 144 ( 46 % ) ; 9 / 72 ( 13 % ) ; 55 / 72 ( 76 % ) ;
; F ; 4 / 144 ( 3 % ) ; 0 / 72 ( 0 % ) ; 0 / 72 ( 0 % ) ;
; Total ; 73 / 864 ( 8 % ) ; 9 / 432 ( 2 % ) ; 65 / 432 ( 15 % ) ;
+-------+--------------------+-----------------------------+------------------------------+
+---------------------------+
; LAB Column Interconnect ;
+-------+-------------------+
; Col. ; Interconnect Used ;
+-------+-------------------+
; 1 ; 0 / 24 ( 0 % ) ;
; 2 ; 1 / 24 ( 4 % ) ;
; 3 ; 0 / 24 ( 0 % ) ;
; 4 ; 0 / 24 ( 0 % ) ;
; 5 ; 0 / 24 ( 0 % ) ;
; 6 ; 0 / 24 ( 0 % ) ;
; 7 ; 0 / 24 ( 0 % ) ;
; 8 ; 0 / 24 ( 0 % ) ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -