⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 bijiaoqi.fit.rpt

📁 是一些很好的FPGA设计实例
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Fitter Device Options                                                   ;
+----------------------------------------------+--------------------------+
; Option                                       ; Setting                  ;
+----------------------------------------------+--------------------------+
; Auto-restart configuration after error       ; On                       ;
; Release clears before tri-states             ; Off                      ;
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
; Enable INIT_DONE output                      ; Off                      ;
; Configuration scheme                         ; Passive Serial           ;
; Reserve Data[0] pin after configuration      ; As input tri-stated      ;
; Reserve all unused pins                      ; As output driving ground ;
; Base pin-out file on sameframe device        ; Off                      ;
+----------------------------------------------+--------------------------+


+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in d:/vhdl数字逻辑教程/典型电路设计分析/9.2有符号数比较器和无符号数比较器/bijiaoqi.fit.eqn.


+----------------+
; Floorplan View ;
+----------------+
Floorplan report data cannot be output to ASCII.
Please use Quartus II to view the floorplan report data.


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in d:/vhdl数字逻辑教程/典型电路设计分析/9.2有符号数比较器和无符号数比较器/bijiaoqi.pin.


+--------------------------------------------------------+
; Fitter Resource Usage Summary                          ;
+--------------------------------+-----------------------+
; Resource                       ; Usage                 ;
+--------------------------------+-----------------------+
; Logic cells                    ; 21 / 10,570 ( < 1 % ) ;
; Registers                      ; 0 / 12,506 ( 0 % )    ;
; Total LABs                     ; 3 / 1,057 ( < 1 % )   ;
; Logic elements in carry chains ; 16                    ;
; User inserted logic cells      ; 0                     ;
; Virtual pins                   ; 0                     ;
; I/O pins                       ; 19 / 336 ( 5 % )      ;
;     -- Clock pins              ; 0 / 16 ( 0 % )        ;
; Global signals                 ; 0                     ;
; M512s                          ; 0 / 94 ( 0 % )        ;
; M4Ks                           ; 0 / 60 ( 0 % )        ;
; M-RAMs                         ; 0 / 1 ( 0 % )         ;
; Total memory bits              ; 0 / 920,448 ( 0 % )   ;
; Total RAM block bits           ; 0 / 920,448 ( 0 % )   ;
; DSP block 9-bit elements       ; 0 / 48 ( 0 % )        ;
; Global clocks                  ; 0 / 16 ( 0 % )        ;
; Regional clocks                ; 0 / 16 ( 0 % )        ;
; Fast regional clocks           ; 0 / 8 ( 0 % )         ;
; DIFFIOCLKs                     ; 0 / 16 ( 0 % )        ;
; SERDES transmitters            ; 0 / 44 ( 0 % )        ;
; SERDES receivers               ; 0 / 44 ( 0 % )        ;
; Maximum fan-out node           ; LessThan~6COMBOUT     ;
; Maximum fan-out                ; 3                     ;
; Total fan-out                  ; 73                    ;
; Average fan-out                ; 1.78                  ;
+--------------------------------+-----------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                 ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; a[0] ; J7    ; 4        ; 50           ; 31           ; 0           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; a[1] ; C2    ; 4        ; 52           ; 31           ; 0           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; a[2] ; B3    ; 4        ; 52           ; 31           ; 5           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; a[3] ; E1    ; 5        ; 53           ; 29           ; 3           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; a[4] ; F3    ; 5        ; 53           ; 30           ; 1           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; a[5] ; F4    ; 5        ; 53           ; 30           ; 0           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; a[6] ; E2    ; 5        ; 53           ; 29           ; 2           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; a[7] ; D2    ; 5        ; 53           ; 30           ; 3           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; b[0] ; G7    ; 4        ; 52           ; 31           ; 4           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; b[1] ; C3    ; 4        ; 50           ; 31           ; 4           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; b[2] ; D3    ; 4        ; 52           ; 31           ; 3           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; b[3] ; B2    ; 4        ; 52           ; 31           ; 2           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; b[4] ; G4    ; 5        ; 53           ; 27           ; 0           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; b[5] ; D1    ; 5        ; 53           ; 30           ; 2           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; b[6] ; A4    ; 4        ; 50           ; 31           ; 3           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; b[7] ; G5    ; 5        ; 53           ; 28           ; 1           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                     ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
; x1   ; B4    ; 4        ; 52           ; 31           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; x2   ; G3    ; 5        ; 53           ; 27           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; x3   ; F5    ; 5        ; 53           ; 29           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 0 / 29 ( 0 % )   ; 3.3V          ; --           ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -