⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 sxh.fit.rpt

📁 TI公司的TLC5510的用VHDL写的控制器及其仿真
💻 RPT
📖 第 1 页 / 共 5 页
字号:
;     -- arithmetic mode                       ; 0                               ;
;     -- shared arithmetic mode                ; 0                               ;
;                                              ;                                 ;
; Logic utilization                            ; 0 / 12,480 ( 0 % )              ;
;     -- ALUT/register pairs used              ; 0                               ;
;         -- Combinational with no register    ; 0                               ;
;         -- Register only                     ; 0                               ;
;         -- Combinational with a register     ; 0                               ;
;     -- ALUT/register pairs unavailable       ; 0                               ;
;                                              ;                                 ;
; Total registers*                             ; 0 / 14,410 ( 0 % )              ;
;     -- Dedicated logic registers             ; 0 / 12,480 ( 0 % )              ;
;     -- I/O registers                         ; 0 / 1,930 ( 0 % )               ;
;                                              ;                                 ;
; ALMs:  partially or completely used          ; 0 / 6,240 ( 0 % )               ;
;                                              ;                                 ;
; Total LABs:  partially or completely used    ; 0 / 780 ( 0 % )                 ;
;                                              ;                                 ;
; User inserted logic elements                 ; 0                               ;
; Virtual pins                                 ; 0                               ;
; I/O pins                                     ; 6 / 343 ( 2 % )                 ;
;     -- Clock pins                            ; 2 / 16 ( 13 % )                 ;
; Global signals                               ; 0                               ;
; M512s                                        ; 0 / 104 ( 0 % )                 ;
; M4Ks                                         ; 0 / 78 ( 0 % )                  ;
; Total block memory bits                      ; 0 / 419,328 ( 0 % )             ;
; Total block memory implementation bits       ; 0 / 419,328 ( 0 % )             ;
; DSP block 9-bit elements                     ; 0 / 96 ( 0 % )                  ;
; PLLs                                         ; 1 / 6 ( 17 % )                  ;
; Global clocks                                ; 0 / 16 ( 0 % )                  ;
; Regional clocks                              ; 0 / 32 ( 0 % )                  ;
; SERDES transmitters                          ; 0 / 38 ( 0 % )                  ;
; SERDES receivers                             ; 0 / 42 ( 0 % )                  ;
; Average interconnect usage                   ; 0%                              ;
; Peak interconnect usage                      ; 0%                              ;
; Maximum fan-out node                         ; altpll:altpll_component|_clk0   ;
; Maximum fan-out                              ; 3                               ;
; Highest non-global fan-out signal            ; altpll:altpll_component|_locked ;
; Highest non-global fan-out                   ; 1                               ;
; Total fan-out                                ; 8                               ;
; Average fan-out                              ; 0.80                            ;
+----------------------------------------------+---------------------------------+
*  Register count does not include registers inside block RAM or DSP blocks.



+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                   ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name   ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; areset ; AA12  ; 8        ; 18           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
; inclk0 ; AB13  ; 8        ; 18           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
; pllena ; Y4    ; 7        ; 40           ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                             ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name   ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; c0     ; AA9   ; 10       ; 25           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ;
; c1     ; AB10  ; 10       ; 25           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ;
; locked ; AA13  ; 8        ; 18           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+


+----------------------------------------------------------+
; I/O Bank Usage                                           ;
+----------+----------------+---------------+--------------+
; I/O Bank ; Usage          ; VCCIO Voltage ; VREF Voltage ;
+----------+----------------+---------------+--------------+
; 1        ; 0 / 40 ( 0 % ) ; 3.3V          ; --           ;
; 2        ; 0 / 44 ( 0 % ) ; 3.3V          ; --           ;
; 3        ; 1 / 50 ( 2 % ) ; 3.3V          ; --           ;
; 4        ; 0 / 35 ( 0 % ) ; 3.3V          ; --           ;
; 5        ; 0 / 44 ( 0 % ) ; 3.3V          ; --           ;
; 6        ; 0 / 40 ( 0 % ) ; 3.3V          ; --           ;
; 7        ; 0 / 34 ( 0 % ) ; 3.3V          ; --           ;
; 8        ; 3 / 43 ( 7 % ) ; 3.3V          ; --           ;
; 9        ; 0 / 6 ( 0 % )  ; 3.3V          ; --           ;
; 10       ; 2 / 6 ( 33 % ) ; 3.3V          ; --           ;
+----------+----------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                                                       ;
+----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage           ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; A1       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; A2       ;            ;          ; TEMPDIODEp               ;        ;              ;         ; --         ;                 ; --       ; --           ;
; A3       ;            ; 4        ; VCCIO4                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; A4       ; 277        ; 4        ; ^MSEL3                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
; A5       ; 307        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; A6       ; 311        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; A7       ; 315        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; A8       ; 318        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; A9       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; A10      ; 323        ; 9        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; A11      ;            ; 4        ; VCCIO4                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; A12      ;            ; 3        ; VCCIO3                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; A13      ; 329        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; A14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; A15      ; 343        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; A16      ; 347        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -