📄 arc429_top.fit.rpt
字号:
; tp[9] ; 112 ; 2 ; 32 ; 21 ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+--------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+--------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
; pci_ad[0] ; 100 ; 3 ; 35 ; 17 ; 0 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[10] ; 77 ; 3 ; 35 ; 2 ; 0 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[11] ; 76 ; 3 ; 35 ; 2 ; 1 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[12] ; 75 ; 3 ; 35 ; 2 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[13] ; 74 ; 3 ; 35 ; 1 ; 0 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[14] ; 73 ; 3 ; 35 ; 1 ; 1 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[15] ; 72 ; 4 ; 34 ; 0 ; 0 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[16] ; 56 ; 4 ; 20 ; 0 ; 2 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[17] ; 53 ; 4 ; 16 ; 0 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[18] ; 52 ; 4 ; 16 ; 0 ; 2 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[19] ; 51 ; 4 ; 14 ; 0 ; 0 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[1] ; 99 ; 3 ; 35 ; 17 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[20] ; 50 ; 4 ; 14 ; 0 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[21] ; 49 ; 4 ; 8 ; 0 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[22] ; 48 ; 4 ; 8 ; 0 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[23] ; 47 ; 4 ; 6 ; 0 ; 0 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[24] ; 40 ; 4 ; 4 ; 0 ; 0 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[25] ; 39 ; 4 ; 4 ; 0 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[26] ; 38 ; 4 ; 2 ; 0 ; 1 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[27] ; 37 ; 4 ; 2 ; 0 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[28] ; 36 ; 1 ; 0 ; 1 ; 1 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[29] ; 35 ; 1 ; 0 ; 1 ; 0 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[2] ; 98 ; 3 ; 35 ; 17 ; 2 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[30] ; 34 ; 1 ; 0 ; 2 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[31] ; 33 ; 1 ; 0 ; 2 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[3] ; 97 ; 3 ; 35 ; 16 ; 0 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[4] ; 96 ; 3 ; 35 ; 13 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[5] ; 85 ; 3 ; 35 ; 5 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[6] ; 84 ; 3 ; 35 ; 4 ; 0 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[7] ; 83 ; 3 ; 35 ; 4 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[8] ; 79 ; 3 ; 35 ; 3 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_ad[9] ; 78 ; 3 ; 35 ; 3 ; 2 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_cbe[0] ; 82 ; 3 ; 35 ; 4 ; 2 ; 8 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_cbe[1] ; 71 ; 4 ; 34 ; 0 ; 1 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_cbe[2] ; 57 ; 4 ; 20 ; 0 ; 1 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_cbe[3] ; 41 ; 4 ; 6 ; 0 ; 2 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_devsel_l ; 61 ; 4 ; 28 ; 0 ; 0 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_int_l ; 11 ; 1 ; 0 ; 13 ; 0 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_par ; 70 ; 4 ; 32 ; 0 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_stop_l ; 62 ; 4 ; 30 ; 0 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
; pci_trdy_l ; 60 ; 4 ; 28 ; 0 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 10 pF ;
+--------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
+-------------------------------------------------------------+
; I/O Bank Usage ;
+----------+-------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+-------------------+---------------+--------------+
; 1 ; 17 / 22 ( 77 % ) ; 3.3V ; -- ;
; 2 ; 26 / 26 ( 100 % ) ; 3.3V ; -- ;
; 3 ; 22 / 24 ( 92 % ) ; 3.3V ; -- ;
; 4 ; 23 / 26 ( 88 % ) ; 3.3V ; -- ;
+----------+-------------------+---------------+--------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; 1 ; 0 ; 1 ; arc_tx_b[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 2 ; 1 ; 1 ; arc_tx_a[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 3 ; 2 ; 1 ; arc_tx_b[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 4 ; 3 ; 1 ; arc_tx_a[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 5 ; 4 ; 1 ; arc_tx_b[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 6 ; 5 ; 1 ; arc_tx_a[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 7 ; 6 ; 1 ; arc_tx_b[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 8 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 10 ; 8 ; 1 ; pci_rst_l ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 11 ; 19 ; 1 ; pci_int_l ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 12 ; 20 ; 1 ; ~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
; 13 ; 21 ; 1 ; ^DATA0 ; input ; ; ; -- ; ; -- ; -- ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -