📄 jianbo.tan.rpt
字号:
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Perform Multicorner Analysis ; On ; ; ; ;
; Reports the worst-case path for each clock domain and analysis ; Off ; ; ; ;
+----------------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLOCK ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLOCK' ;
+-----------------------------------------+-----------------------------------------------------+---------+---------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------+---------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 226.96 MHz ( period = 4.406 ns ) ; X2[5] ; Y3[17] ; CLOCK ; CLOCK ; None ; None ; 4.201 ns ;
; N/A ; 227.48 MHz ( period = 4.396 ns ) ; Y3[17] ; Y4[17] ; CLOCK ; CLOCK ; None ; None ; 4.178 ns ;
; N/A ; 227.84 MHz ( period = 4.389 ns ) ; Y8[8] ; X9[17] ; CLOCK ; CLOCK ; None ; None ; 4.177 ns ;
; N/A ; 230.68 MHz ( period = 4.335 ns ) ; X2[5] ; Y3[16] ; CLOCK ; CLOCK ; None ; None ; 4.130 ns ;
; N/A ; 231.21 MHz ( period = 4.325 ns ) ; Y3[17] ; Y4[16] ; CLOCK ; CLOCK ; None ; None ; 4.107 ns ;
; N/A ; 231.37 MHz ( period = 4.322 ns ) ; Y4[17] ; Y5[17] ; CLOCK ; CLOCK ; None ; None ; 4.096 ns ;
; N/A ; 231.59 MHz ( period = 4.318 ns ) ; Y8[8] ; X9[16] ; CLOCK ; CLOCK ; None ; None ; 4.106 ns ;
; N/A ; 232.83 MHz ( period = 4.295 ns ) ; Y12[17] ; X13[17] ; CLOCK ; CLOCK ; None ; None ; 4.096 ns ;
; N/A ; 233.05 MHz ( period = 4.291 ns ) ; Y7[17] ; X8[17] ; CLOCK ; CLOCK ; None ; None ; 4.078 ns ;
; N/A ; 233.10 MHz ( period = 4.290 ns ) ; X2[4] ; Y3[17] ; CLOCK ; CLOCK ; None ; None ; 4.085 ns ;
; N/A ; 233.81 MHz ( period = 4.277 ns ) ; Y13[17] ; X14[17] ; CLOCK ; CLOCK ; None ; None ; 4.088 ns ;
; N/A ; 234.36 MHz ( period = 4.267 ns ) ; X3[3] ; Y4[17] ; CLOCK ; CLOCK ; None ; None ; 4.049 ns ;
; N/A ; 234.41 MHz ( period = 4.266 ns ) ; X13[14] ; Y14[17] ; CLOCK ; CLOCK ; None ; None ; 4.059 ns ;
; N/A ; 234.58 MHz ( period = 4.263 ns ) ; Y0[17] ; Y1[17] ; CLOCK ; CLOCK ; None ; None ; 4.033 ns ;
; N/A ; 234.85 MHz ( period = 4.258 ns ) ; Y12[17] ; Y13[17] ; CLOCK ; CLOCK ; None ; None ; 4.050 ns ;
; N/A ; 235.24 MHz ( period = 4.251 ns ) ; Y4[17] ; Y5[16] ; CLOCK ; CLOCK ; None ; None ; 4.025 ns ;
; N/A ; 236.74 MHz ( period = 4.224 ns ) ; Y12[17] ; X13[16] ; CLOCK ; CLOCK ; None ; None ; 4.025 ns ;
; N/A ; 236.80 MHz ( period = 4.223 ns ) ; Y1[17] ; Y2[17] ; CLOCK ; CLOCK ; None ; None ; 4.013 ns ;
; N/A ; 236.97 MHz ( period = 4.220 ns ) ; Y7[17] ; X8[16] ; CLOCK ; CLOCK ; None ; None ; 4.007 ns ;
; N/A ; 237.02 MHz ( period = 4.219 ns ) ; X2[4] ; Y3[16] ; CLOCK ; CLOCK ; None ; None ; 4.014 ns ;
; N/A ; 237.25 MHz ( period = 4.215 ns ) ; X13[13] ; Y14[17] ; CLOCK ; CLOCK ; None ; None ; 4.008 ns ;
; N/A ; 237.76 MHz ( period = 4.206 ns ) ; Y13[17] ; X14[16] ; CLOCK ; CLOCK ; None ; None ; 4.017 ns ;
; N/A ; 237.87 MHz ( period = 4.204 ns ) ; Y1[12] ; X2[17] ; CLOCK ; CLOCK ; None ; None ; 3.992 ns ;
; N/A ; 238.04 MHz ( period = 4.201 ns ) ; Y8[17] ; X9[17] ; CLOCK ; CLOCK ; None ; None ; 3.989 ns ;
; N/A ; 238.10 MHz ( period = 4.200 ns ) ; Y14[17] ; X15[17] ; CLOCK ; CLOCK ; None ; None ; 3.997 ns ;
; N/A ; 238.27 MHz ( period = 4.197 ns ) ; Y13[17] ; Y14[17] ; CLOCK ; CLOCK ; None ; None ; 3.999 ns ;
; N/A ; 238.27 MHz ( period = 4.197 ns ) ; Y1[17] ; X2[17] ; CLOCK ; CLOCK ; None ; None ; 3.985 ns ;
; N/A ; 238.32 MHz ( period = 4.196 ns ) ; X3[3] ; Y4[16] ; CLOCK ; CLOCK ; None ; None ; 3.978 ns ;
; N/A ; 238.38 MHz ( period = 4.195 ns ) ; X13[14] ; Y14[16] ; CLOCK ; CLOCK ; None ; None ; 3.988 ns ;
; N/A ; 238.55 MHz ( period = 4.192 ns ) ; Y0[17] ; Y1[16] ; CLOCK ; CLOCK ; None ; None ; 3.962 ns ;
; N/A ; 238.61 MHz ( period = 4.191 ns ) ; X12[16] ; Y13[17] ; CLOCK ; CLOCK ; None ; None ; 3.977 ns ;
; N/A ; 238.72 MHz ( period = 4.189 ns ) ; Y15[15] ; CORDIC_R[17]~reg0 ; CLOCK ; CLOCK ; None ; None ; 3.981 ns ;
; N/A ; 238.78 MHz ( period = 4.188 ns ) ; Y14[17] ; Z15[17] ; CLOCK ; CLOCK ; None ; None ; 3.983 ns ;
; N/A ; 238.83 MHz ( period = 4.187 ns ) ; Y12[17] ; Y13[16] ; CLOCK ; CLOCK ; None ; None ; 3.979 ns ;
; N/A ; 238.89 MHz ( period = 4.186 ns ) ; X12[14] ; Y13[17] ; CLOCK ; CLOCK ; None ; None ; 3.972 ns ;
; N/A ; 239.12 MHz ( period = 4.182 ns ) ; Y4[5] ; X5[17] ; CLOCK ; CLOCK ; None ; None ; 3.960 ns ;
; N/A ; 239.46 MHz ( period = 4.176 ns ) ; X2[5] ; Y3[15] ; CLOCK ; CLOCK ; None ; None ; 3.971 ns ;
; N/A ; 239.69 MHz ( period = 4.172 ns ) ; Y11[11] ; X12[17] ; CLOCK ; CLOCK ; None ; None ; 3.948 ns ;
; N/A ; 240.04 MHz ( period = 4.166 ns ) ; Y3[17] ; Y4[15] ; CLOCK ; CLOCK ; None ; None ; 3.948 ns ;
; N/A ; 240.21 MHz ( period = 4.163 ns ) ; X5[7] ; Y6[17] ; CLOCK ; CLOCK ; None ; None ; 3.963 ns ;
; N/A ; 240.44 MHz ( period = 4.159 ns ) ; Y8[8] ; X9[15] ; CLOCK ; CLOCK ; None ; None ; 3.947 ns ;
; N/A ; 240.62 MHz ( period = 4.156 ns ) ; Z5[1] ; Z6[17] ; CLOCK ; CLOCK ; None ; None ; 3.940 ns ;
; N/A ; 240.85 MHz ( period = 4.152 ns ) ; Y1[17] ; Y2[16] ; CLOCK ; CLOCK ; None ; None ; 3.942 ns ;
; N/A ; 241.02 MHz ( period = 4.149 ns ) ; Y2[17] ; X3[17] ; CLOCK ; CLOCK ; None ; None ; 3.940 ns ;
; N/A ; 241.31 MHz ( period = 4.144 ns ) ; X13[13] ; Y14[16] ; CLOCK ; CLOCK ; None ; None ; 3.937 ns ;
; N/A ; 241.37 MHz ( period = 4.143 ns ) ; Y3[3] ; X4[17] ; CLOCK ; CLOCK ; None ; None ; 3.930 ns ;
; N/A ; 241.95 MHz ( period = 4.133 ns ) ; Y5[6] ; X6[17] ; CLOCK ; CLOCK ; None ; None ; 3.932 ns ;
; N/A ; 241.95 MHz ( period = 4.133 ns ) ; Y1[12] ; X2[16] ; CLOCK ; CLOCK ; None ; None ; 3.921 ns ;
; N/A ; 242.13 MHz ( period = 4.130 ns ) ; Y8[17] ; X9[16] ; CLOCK ; CLOCK ; None ; None ; 3.918 ns ;
; N/A ; 242.13 MHz ( period = 4.130 ns ) ; Y15[17] ; CORDIC_EPS[17]~reg0 ; CLOCK ; CLOCK ; None ; None ; 3.916 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -