📄 tlc5615.tan.rpt
字号:
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+---------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 73.53 MHz ( period = 13.600 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|mem_addr[0] ; clk ; clk ; None ; None ; 11.800 ns ;
; N/A ; 74.07 MHz ( period = 13.500 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|mem_addr[4] ; clk ; clk ; None ; None ; 11.700 ns ;
; N/A ; 74.63 MHz ( period = 13.400 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|mem_addr[0] ; clk ; clk ; None ; None ; 11.600 ns ;
; N/A ; 74.63 MHz ( period = 13.400 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|mem_addr[5] ; clk ; clk ; None ; None ; 11.600 ns ;
; N/A ; 75.19 MHz ( period = 13.300 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|mem_addr[0] ; clk ; clk ; None ; None ; 11.500 ns ;
; N/A ; 75.19 MHz ( period = 13.300 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|mem_addr[4] ; clk ; clk ; None ; None ; 11.500 ns ;
; N/A ; 75.19 MHz ( period = 13.300 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|cter[3] ; clk ; clk ; None ; None ; 11.500 ns ;
; N/A ; 75.19 MHz ( period = 13.300 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|cter[0] ; clk ; clk ; None ; None ; 11.500 ns ;
; N/A ; 75.76 MHz ( period = 13.200 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|mem_addr[1] ; clk ; clk ; None ; None ; 11.400 ns ;
; N/A ; 75.76 MHz ( period = 13.200 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|mem_addr[3] ; clk ; clk ; None ; None ; 11.400 ns ;
; N/A ; 75.76 MHz ( period = 13.200 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|mem_addr[2] ; clk ; clk ; None ; None ; 11.400 ns ;
; N/A ; 75.76 MHz ( period = 13.200 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|mem_addr[4] ; clk ; clk ; None ; None ; 11.400 ns ;
; N/A ; 75.76 MHz ( period = 13.200 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|mem_addr[5] ; clk ; clk ; None ; None ; 11.400 ns ;
; N/A ; 76.34 MHz ( period = 13.100 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|mem_addr[0] ; clk ; clk ; None ; None ; 11.300 ns ;
; N/A ; 76.34 MHz ( period = 13.100 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|mem_addr[5] ; clk ; clk ; None ; None ; 11.300 ns ;
; N/A ; 76.34 MHz ( period = 13.100 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|cter[5] ; clk ; clk ; None ; None ; 11.300 ns ;
; N/A ; 76.34 MHz ( period = 13.100 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|cter[6] ; clk ; clk ; None ; None ; 11.300 ns ;
; N/A ; 76.34 MHz ( period = 13.100 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|cter[7] ; clk ; clk ; None ; None ; 11.300 ns ;
; N/A ; 76.34 MHz ( period = 13.100 ns ) ; ctrl:HH|cter[7] ; ctrl:HH|cter[8] ; clk ; clk ; None ; None ; 11.300 ns ;
; N/A ; 76.34 MHz ( period = 13.100 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|cter[3] ; clk ; clk ; None ; None ; 11.300 ns ;
; N/A ; 76.34 MHz ( period = 13.100 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|cter[0] ; clk ; clk ; None ; None ; 11.300 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|mem_addr[1] ; clk ; clk ; None ; None ; 11.200 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|mem_addr[3] ; clk ; clk ; None ; None ; 11.200 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|mem_addr[2] ; clk ; clk ; None ; None ; 11.200 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|mem_addr[4] ; clk ; clk ; None ; None ; 11.200 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|cter[3] ; clk ; clk ; None ; None ; 11.200 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|cter[0] ; clk ; clk ; None ; None ; 11.200 ns ;
; N/A ; 77.52 MHz ( period = 12.900 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|mem_addr[1] ; clk ; clk ; None ; None ; 11.100 ns ;
; N/A ; 77.52 MHz ( period = 12.900 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|mem_addr[3] ; clk ; clk ; None ; None ; 11.100 ns ;
; N/A ; 77.52 MHz ( period = 12.900 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|mem_addr[2] ; clk ; clk ; None ; None ; 11.100 ns ;
; N/A ; 77.52 MHz ( period = 12.900 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|mem_addr[5] ; clk ; clk ; None ; None ; 11.100 ns ;
; N/A ; 77.52 MHz ( period = 12.900 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|cter[5] ; clk ; clk ; None ; None ; 11.100 ns ;
; N/A ; 77.52 MHz ( period = 12.900 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|cter[6] ; clk ; clk ; None ; None ; 11.100 ns ;
; N/A ; 77.52 MHz ( period = 12.900 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|cter[7] ; clk ; clk ; None ; None ; 11.100 ns ;
; N/A ; 77.52 MHz ( period = 12.900 ns ) ; ctrl:HH|cter[6] ; ctrl:HH|cter[8] ; clk ; clk ; None ; None ; 11.100 ns ;
; N/A ; 78.13 MHz ( period = 12.800 ns ) ; ctrl:HH|cter[3] ; ctrl:HH|mem_addr[0] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 78.13 MHz ( period = 12.800 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|cter[5] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 78.13 MHz ( period = 12.800 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|cter[6] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 78.13 MHz ( period = 12.800 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|cter[7] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 78.13 MHz ( period = 12.800 ns ) ; ctrl:HH|cter[5] ; ctrl:HH|cter[8] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 78.13 MHz ( period = 12.800 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|cter[3] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 78.13 MHz ( period = 12.800 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|cter[0] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 78.74 MHz ( period = 12.700 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|mem_addr[1] ; clk ; clk ; None ; None ; 10.900 ns ;
; N/A ; 78.74 MHz ( period = 12.700 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|mem_addr[3] ; clk ; clk ; None ; None ; 10.900 ns ;
; N/A ; 78.74 MHz ( period = 12.700 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|mem_addr[2] ; clk ; clk ; None ; None ; 10.900 ns ;
; N/A ; 78.74 MHz ( period = 12.700 ns ) ; ctrl:HH|cter[3] ; ctrl:HH|mem_addr[4] ; clk ; clk ; None ; None ; 10.900 ns ;
; N/A ; 79.37 MHz ( period = 12.600 ns ) ; ctrl:HH|cter[3] ; ctrl:HH|mem_addr[5] ; clk ; clk ; None ; None ; 10.800 ns ;
; N/A ; 79.37 MHz ( period = 12.600 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|cter[5] ; clk ; clk ; None ; None ; 10.800 ns ;
; N/A ; 79.37 MHz ( period = 12.600 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|cter[6] ; clk ; clk ; None ; None ; 10.800 ns ;
; N/A ; 79.37 MHz ( period = 12.600 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|cter[7] ; clk ; clk ; None ; None ; 10.800 ns ;
; N/A ; 79.37 MHz ( period = 12.600 ns ) ; ctrl:HH|cter[4] ; ctrl:HH|cter[8] ; clk ; clk ; None ; None ; 10.800 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; ctrl:HH|cter[3] ; ctrl:HH|mem_addr[1] ; clk ; clk ; None ; None ; 10.600 ns ;
; N/A ; 80.65 MHz ( period = 12.400 ns ) ; ctrl:HH|cter[3] ; ctrl:HH|mem_addr[3] ; clk ; clk ; None ; None ; 10.600 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -