cnt32b.vhd

来自「Alera 的8051 IP core的示例文件5个」· VHDL 代码 · 共 20 行

VHD
20
字号
LIBRARY IEEE;  --正弦信号发生器源文件
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY CNT32B IS
    PORT ( CLK  : IN STD_LOGIC;                  --信号源时钟
            DOUT : OUT STD_LOGIC_VECTOR (31 DOWNTO 0) );--8位波形数据输出
END;
ARCHITECTURE DACC OF CNT32B IS
      SIGNAL Q1 : STD_LOGIC_VECTOR (31 DOWNTO 0); --设定内部节点作为地址计数器
    BEGIN

PROCESS(CLK )                                 --LPM_ROM地址发生器进程
    BEGIN
IF CLK'EVENT AND CLK = '1' THEN  
Q1<=Q1+1;  --Q1作为地址发生器计数器
END IF;         
END PROCESS;
DOUT<=Q1 ;
END;

⌨️ 快捷键说明

复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?