⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 gmaj.fit.rpt

📁 vhdl实现交通灯设计,可以实现十字路口处交通控制,开发工具quartus
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 117      ;            ;          ; VCCINT                                   ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 118      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 119      ; 95         ; 2        ; seg[3]                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 120      ; 96         ; 2        ; seg[2]                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 121      ; 97         ; 2        ; seg[1]                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 122      ; 98         ; 2        ; seg[0]                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 123      ; 99         ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 124      ; 100        ; 2        ; ledc[1]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 125      ; 101        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 126      ; 102        ; 2        ; ledc[0]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 127      ; 103        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 128      ; 104        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 129      ; 105        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 130      ; 106        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 131      ; 107        ; 2        ; ct[3]                                    ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 132      ; 108        ; 2        ; ledb[0]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 133      ; 109        ; 2        ; ledb[1]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 134      ; 110        ; 2        ; ledb[2]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 135      ;            ;          ; VCCINT                                   ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 136      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 137      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 138      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 139      ; 111        ; 2        ; leda[0]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 140      ; 112        ; 2        ; leda[1]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 141      ; 113        ; 2        ; leda[2]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 142      ; 114        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 143      ; 115        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 144      ; 116        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
Note: Pin directions (input, output or bidir) are based on device operating in user mode.


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; 3.3-V LVTTL         ; 10 pF ; Not Available                      ;
; 3.3-V LVCMOS        ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 10 pF ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                               ;
+---------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node                  ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                                                                                       ; Library Name ;
+---------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------------------------+--------------+
; |gmaj                                       ; 842 (0)     ; 109          ; 0           ; 0    ; 30   ; 0            ; 733 (0)      ; 1 (0)             ; 108 (0)          ; 396 (0)         ; 9 (0)      ; |gmaj                                                                                                                                     ; work         ;
;    |CLK:inst|                               ; 34 (34)     ; 26           ; 0           ; 0    ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 26 (26)          ; 24 (24)         ; 0 (0)      ; |gmaj|CLK:inst                                                                                                                            ; work         ;
;    |cctr1:inst2|                            ; 173 (173)   ; 48           ; 0           ; 0    ; 0    ; 0            ; 125 (125)    ; 0 (0)             ; 48 (48)          ; 28 (28)         ; 6 (6)      ; |gmaj|cctr1:inst2                                                                                                                         ; work         ;
;    |display:inst3|                          ; 635 (95)    ; 35           ; 0           ; 0    ; 0    ; 0            ; 600 (60)     ; 1 (1)             ; 34 (34)          ; 344 (28)        ; 3 (3)      ; |gmaj|display:inst3                                                                                                                       ; work         ;
;       |lpm_divide:Div0|                     ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0                                                                                                       ; work         ;
;          |lpm_divide_djo:auto_generated|    ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated                                                                         ; work         ;
;             |abs_divider_cag:divider|       ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider                                                 ; work         ;
;                |add_sub_25f:compl_add_quot| ; 5 (5)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider|add_sub_25f:compl_add_quot                      ; work         ;
;                |alt_u_div_eoe:divider|      ; 68 (32)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 68 (32)      ; 0 (0)             ; 0 (0)            ; 36 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider                           ; work         ;
;                   |add_sub_7dc:add_sub_4|   ; 7 (7)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_7dc:add_sub_4     ; work         ;
;                   |add_sub_8dc:add_sub_5|   ; 7 (7)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_8dc:add_sub_5     ; work         ;
;                   |add_sub_8dc:add_sub_6|   ; 8 (8)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; 8 (8)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_8dc:add_sub_6     ; work         ;
;                   |add_sub_8dc:add_sub_7|   ; 8 (8)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; 8 (8)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_8dc:add_sub_7     ; work         ;
;                   |add_sub_8dc:add_sub_8|   ; 6 (6)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_8dc:add_sub_8     ; work         ;
;                |lpm_abs_2j9:my_abs_num|     ; 8 (8)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; 8 (8)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div0|lpm_divide_djo:auto_generated|abs_divider_cag:divider|lpm_abs_2j9:my_abs_num                          ; work         ;
;       |lpm_divide:Div1|                     ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1                                                                                                       ; work         ;
;          |lpm_divide_djo:auto_generated|    ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated                                                                         ; work         ;
;             |abs_divider_cag:divider|       ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider                                                 ; work         ;
;                |add_sub_25f:compl_add_quot| ; 5 (5)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider|add_sub_25f:compl_add_quot                      ; work         ;
;                |alt_u_div_eoe:divider|      ; 68 (32)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 68 (32)      ; 0 (0)             ; 0 (0)            ; 36 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider                           ; work         ;
;                   |add_sub_7dc:add_sub_4|   ; 7 (7)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_7dc:add_sub_4     ; work         ;
;                   |add_sub_8dc:add_sub_5|   ; 7 (7)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_8dc:add_sub_5     ; work         ;
;                   |add_sub_8dc:add_sub_6|   ; 8 (8)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; 8 (8)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_8dc:add_sub_6     ; work         ;
;                   |add_sub_8dc:add_sub_7|   ; 8 (8)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; 8 (8)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_8dc:add_sub_7     ; work         ;
;                   |add_sub_8dc:add_sub_8|   ; 6 (6)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider|alt_u_div_eoe:divider|add_sub_8dc:add_sub_8     ; work         ;
;                |lpm_abs_2j9:my_abs_num|     ; 8 (8)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; 8 (8)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div1|lpm_divide_djo:auto_generated|abs_divider_cag:divider|lpm_abs_2j9:my_abs_num                          ; work         ;
;       |lpm_divide:Div2|                     ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div2                                                                                                       ; work         ;
;          |lpm_divide_djo:auto_generated|    ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div2|lpm_divide_djo:auto_generated                                                                         ; work         ;
;             |abs_divider_cag:divider|       ; 81 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 81 (0)       ; 0 (0)             ; 0 (0)            ; 49 (0)          ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div2|lpm_divide_djo:auto_generated|abs_divider_cag:divider                                                 ; work         ;
;                |add_sub_25f:compl_add_quot| ; 5 (5)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; 0 (0)      ; |gmaj|display:inst3|lpm_divide:Div2|lpm_divide_djo:auto_generated|abs_divider_cag:divider|add_sub_25f:compl_add_quot                      ; work         ;
;                |alt_u_div_eoe:divider|

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -