⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 cmp.fit.rpt

📁 vhdl 基础例程
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; 63       ; 88         ; 4        ; b[0]           ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 64       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; 65       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 66       ; 91         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 67       ; 92         ; 4        ; a[3]           ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 68       ; 95         ; 4        ; a[2]           ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 69       ; 98         ; 4        ; a[1]           ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 70       ; 101        ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 71       ; 104        ; 4        ; a[0]           ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 72       ; 107        ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 73       ; 111        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 74       ; 112        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 75       ; 113        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 76       ; 115        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 77       ; 118        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 78       ; 122        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 79       ; 123        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 80       ; 124        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 81       ; 127        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 82       ;            ; 3        ; VCCIO3         ; power  ;              ; 3.3V    ; --         ;                 ;
; 83       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 84       ; 129        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 85       ; 130        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 86       ; 131        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 87       ; 132        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 88       ; 133        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 89       ; 134        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 90       ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ;
; 91       ; 135        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 92       ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ;
; 93       ; 136        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 94       ; 137        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 95       ; 138        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 96       ; 139        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 97       ; 140        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 98       ; 141        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 99       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 100      ;            ; 3        ; VCCIO3         ; power  ;              ; 3.3V    ; --         ;                 ;
; 101      ; 142        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 102      ; 146        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 103      ; 147        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 104      ; 151        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 105      ; 152        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 106      ; 154        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 107      ; 156        ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 108      ; 158        ; 3        ; c[6]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 109      ; 164        ; 2        ; c[7]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 110      ; 165        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 111      ; 166        ; 2        ; c[5]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 112      ; 171        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 113      ; 174        ; 2        ; c[4]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 114      ; 177        ; 2        ; c[3]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 115      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 116      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 117      ; 180        ; 2        ; c[2]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 118      ; 181        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 119      ; 182        ; 2        ; c[1]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 120      ; 183        ; 2        ; c[0]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 121      ; 184        ; 2        ; en[4]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 122      ; 185        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 123      ; 186        ; 2        ; en[3]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 124      ; 187        ; 2        ; en[2]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 125      ; 188        ; 2        ; en[5]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 126      ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ;
; 127      ; 189        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 128      ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ;
; 129      ; 190        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 130      ; 191        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 131      ; 192        ; 2        ; en[6]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 132      ; 193        ; 2        ; en[7]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 133      ; 194        ; 2        ; en[1]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 134      ; 195        ; 2        ; en[0]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 135      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 136      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 137      ; 199        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 138      ; 200        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 139      ; 201        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 140      ; 204        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 141      ; 205        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 142      ; 208        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 143      ; 212        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 144      ; 215        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 3.3-V PCI                  ; 10 pF ; 25 Ohm (Parallel)      ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                    ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; |cmp                       ; 3 (3)       ; 0            ; 0          ; 24   ; 0            ; 3 (3)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |cmp                ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------+
; Delay Chain Summary              ;
+-------+----------+---------------+
; Name  ; Pin Type ; Pad to Core 0 ;
+-------+----------+---------------+
; b[3]  ; Input    ; 0             ;
; a[3]  ; Input    ; 0             ;
; b[2]  ; Input    ; 0             ;
; a[2]  ; Input    ; 0             ;
; b[1]  ; Input    ; 0             ;
; b[0]  ; Input    ; 0             ;
; a[0]  ; Input    ; 0             ;
; a[1]  ; Input    ; 0             ;
; c[0]  ; Output   ; --            ;
; c[1]  ; Output   ; --            ;
; c[2]  ; Output   ; --            ;
; c[3]  ; Output   ; --            ;
; c[4]  ; Output   ; --            ;
; c[5]  ; Output   ; --            ;
; c[6]  ; Output   ; --            ;
; c[7]  ; Output   ; --            ;
; en[0] ; Output   ; --            ;
; en[1] ; Output   ; --            ;
; en[2] ; Output   ; --            ;
; en[3] ; Output   ; --            ;
; en[4] ; Output   ; --            ;
; en[5] ; Output   ; --            ;
; en[6] ; Output   ; --            ;
; en[7] ; Output   ; --            ;
+-------+----------+---------------+


+---------------------------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -