⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 da_tlc5620.tan.rpt

📁 用verilong hdl语言编写的数据采样程序
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Cut paths between unrelated clock domains             ; On                 ;      ;    ;             ;
; Cut off read during write signal paths                ; On                 ;      ;    ;             ;
; Cut off feedback from I/O pins                        ; On                 ;      ;    ;             ;
; Report Combined Fast/Slow Timing                      ; Off                ;      ;    ;             ;
; Ignore Clock Settings                                 ; Off                ;      ;    ;             ;
; Analyze latches as synchronous elements               ; On                 ;      ;    ;             ;
; Enable Recovery/Removal analysis                      ; Off                ;      ;    ;             ;
; Enable Clock Latency                                  ; Off                ;      ;    ;             ;
; Use TimeQuest Timing Analyzer                         ; Off                ;      ;    ;             ;
+-------------------------------------------------------+--------------------+------+----+-------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary                                                                                                                                                             ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk             ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk'                                                                                                                                                                                                                                                      ;
+-----------------------------------------+-----------------------------------------------------+------------------------------+------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack                                   ; Actual fmax (period)                                ; From                         ; To                           ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+------------------------------+------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A                                     ; 12.94 MHz ( period = 77.272 ns )                    ; dac_test:M2|data_code_r[5]   ; dac_test:M2|display_data1[3] ; clk        ; clk      ; None                        ; None                      ; 38.345 ns               ;
; N/A                                     ; 12.98 MHz ( period = 77.036 ns )                    ; dac_test:M2|data_code_r[7]   ; dac_test:M2|display_data1[3] ; clk        ; clk      ; None                        ; None                      ; 38.227 ns               ;
; N/A                                     ; 13.01 MHz ( period = 76.882 ns )                    ; dac_test:M2|data_code_r[2]   ; dac_test:M2|display_data1[3] ; clk        ; clk      ; None                        ; None                      ; 38.129 ns               ;
; N/A                                     ; 13.01 MHz ( period = 76.870 ns )                    ; dac_test:M2|data_code_r[4]   ; dac_test:M2|display_data1[3] ; clk        ; clk      ; None                        ; None                      ; 38.144 ns               ;
; N/A                                     ; 13.02 MHz ( period = 76.790 ns )                    ; dac_test:M2|data_code_r[5]   ; dac_test:M2|display_data0[1] ; clk        ; clk      ; None                        ; None                      ; 38.134 ns               ;
; N/A                                     ; 13.02 MHz ( period = 76.790 ns )                    ; dac_test:M2|data_code_r[5]   ; dac_test:M2|display_data0[2] ; clk        ; clk      ; None                        ; None                      ; 38.134 ns               ;
; N/A                                     ; 13.02 MHz ( period = 76.788 ns )                    ; dac_test:M2|data_code_r[5]   ; dac_test:M2|display_data0[3] ; clk        ; clk      ; None                        ; None                      ; 38.133 ns               ;
; N/A                                     ; 13.02 MHz ( period = 76.786 ns )                    ; dac_test:M2|data_code_r[5]   ; dac_test:M2|display_data1[1] ; clk        ; clk      ; None                        ; None                      ; 38.102 ns               ;
; N/A                                     ; 13.02 MHz ( period = 76.784 ns )                    ; dac_test:M2|data_code_r[5]   ; dac_test:M2|display_data1[2] ; clk        ; clk      ; None                        ; None                      ; 38.101 ns               ;
; N/A                                     ; 13.04 MHz ( period = 76.674 ns )                    ; dac_test:M2|data_code_r[0]   ; dac_test:M2|display_data1[3] ; clk        ; clk      ; None                        ; None                      ; 38.025 ns               ;
; N/A                                     ; 13.04 MHz ( period = 76.662 ns )                    ; dac_test:M2|data_code_r[6]   ; dac_test:M2|display_data1[3] ; clk        ; clk      ; None                        ; None                      ; 38.040 ns               ;
; N/A                                     ; 13.06 MHz ( period = 76.554 ns )                    ; dac_test:M2|data_code_r[7]   ; dac_test:M2|display_data0[1] ; clk        ; clk      ; None                        ; None                      ; 38.016 ns               ;
; N/A                                     ; 13.06 MHz ( period = 76.554 ns )                    ; dac_test:M2|data_code_r[7]   ; dac_test:M2|display_data0[2] ; clk        ; clk      ; None                        ; None                      ; 38.016 ns               ;
; N/A                                     ; 13.06 MHz ( period = 76.552 ns )                    ; dac_test:M2|data_code_r[7]   ; dac_test:M2|display_data0[3] ; clk        ; clk      ; None                        ; None                      ; 38.015 ns               ;
; N/A                                     ; 13.06 MHz ( period = 76.550 ns )                    ; dac_test:M2|data_code_r[7]   ; dac_test:M2|display_data1[1] ; clk        ; clk      ; None                        ; None                      ; 37.984 ns               ;
; N/A                                     ; 13.06 MHz ( period = 76.548 ns )                    ; dac_test:M2|data_code_r[7]   ; dac_test:M2|display_data1[2] ; clk        ; clk      ; None                        ; None                      ; 37.983 ns               ;
; N/A                                     ; 13.08 MHz ( period = 76.450 ns )                    ; dac_test:M2|data_code_r[3]   ; dac_test:M2|display_data1[3] ; clk        ; clk      ; None                        ; None                      ; 37.913 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.400 ns )                    ; dac_test:M2|data_code_r[2]   ; dac_test:M2|display_data0[1] ; clk        ; clk      ; None                        ; None                      ; 37.918 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.400 ns )                    ; dac_test:M2|data_code_r[2]   ; dac_test:M2|display_data0[2] ; clk        ; clk      ; None                        ; None                      ; 37.918 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.398 ns )                    ; dac_test:M2|data_code_r[2]   ; dac_test:M2|display_data0[3] ; clk        ; clk      ; None                        ; None                      ; 37.917 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.396 ns )                    ; dac_test:M2|data_code_r[2]   ; dac_test:M2|display_data1[1] ; clk        ; clk      ; None                        ; None                      ; 37.886 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.394 ns )                    ; dac_test:M2|data_code_r[2]   ; dac_test:M2|display_data1[2] ; clk        ; clk      ; None                        ; None                      ; 37.885 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.388 ns )                    ; dac_test:M2|data_code_r[4]   ; dac_test:M2|display_data0[1] ; clk        ; clk      ; None                        ; None                      ; 37.933 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.388 ns )                    ; dac_test:M2|data_code_r[4]   ; dac_test:M2|display_data0[2] ; clk        ; clk      ; None                        ; None                      ; 37.933 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.386 ns )                    ; dac_test:M2|data_code_r[4]   ; dac_test:M2|display_data0[3] ; clk        ; clk      ; None                        ; None                      ; 37.932 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.384 ns )                    ; dac_test:M2|data_code_r[4]   ; dac_test:M2|display_data1[1] ; clk        ; clk      ; None                        ; None                      ; 37.901 ns               ;
; N/A                                     ; 13.09 MHz ( period = 76.382 ns )                    ; dac_test:M2|data_code_r[4]   ; dac_test:M2|display_data1[2] ; clk        ; clk      ; None                        ; None                      ; 37.900 ns               ;
; N/A                                     ; 13.10 MHz ( period = 76.324 ns )                    ; dac_test:M2|data_code_r[1]   ; dac_test:M2|display_data1[3] ; clk        ; clk      ; None                        ; None                      ; 37.850 ns               ;
; N/A                                     ; 13.12 MHz ( period = 76.192 ns )                    ; dac_test:M2|data_code_r[0]   ; dac_test:M2|display_data0[1] ; clk        ; clk      ; None                        ; None                      ; 37.814 ns               ;
; N/A                                     ; 13.12 MHz ( period = 76.192 ns )                    ; dac_test:M2|data_code_r[0]   ; dac_test:M2|display_data0[2] ; clk        ; clk      ; None                        ; None                      ; 37.814 ns               ;
; N/A                                     ; 13.13 MHz ( period = 76.190 ns )                    ; dac_test:M2|data_code_r[0]   ; dac_test:M2|display_data0[3] ; clk        ; clk      ; None                        ; None                      ; 37.813 ns               ;
; N/A                                     ; 13.13 MHz ( period = 76.188 ns )                    ; dac_test:M2|data_code_r[0]   ; dac_test:M2|display_data1[1] ; clk        ; clk      ; None                        ; None                      ; 37.782 ns               ;
; N/A                                     ; 13.13 MHz ( period = 76.186 ns )                    ; dac_test:M2|data_code_r[0]   ; dac_test:M2|display_data1[2] ; clk        ; clk      ; None                        ; None                      ; 37.781 ns               ;
; N/A                                     ; 13.13 MHz ( period = 76.180 ns )                    ; dac_test:M2|data_code_r[6]   ; dac_test:M2|display_data0[1] ; clk        ; clk      ; None                        ; None                      ; 37.829 ns               ;
; N/A                                     ; 13.13 MHz ( period = 76.180 ns )                    ; dac_test:M2|data_code_r[6]   ; dac_test:M2|display_data0[2] ; clk        ; clk      ; None                        ; None                      ; 37.829 ns               ;
; N/A                                     ; 13.13 MHz ( period = 76.178 ns )                    ; dac_test:M2|data_code_r[6]   ; dac_test:M2|display_data0[3] ; clk        ; clk      ; None                        ; None                      ; 37.828 ns               ;
; N/A                                     ; 13.13 MHz ( period = 76.176 ns )                    ; dac_test:M2|data_code_r[6]   ; dac_test:M2|display_data1[1] ; clk        ; clk      ; None                        ; None                      ; 37.797 ns               ;
; N/A                                     ; 13.13 MHz ( period = 76.174 ns )                    ; dac_test:M2|data_code_r[6]   ; dac_test:M2|display_data1[2] ; clk        ; clk      ; None                        ; None                      ; 37.796 ns               ;
; N/A                                     ; 13.16 MHz ( period = 75.968 ns )                    ; dac_test:M2|data_code_r[3]   ; dac_test:M2|display_data0[1] ; clk        ; clk      ; None                        ; None                      ; 37.702 ns               ;
; N/A                                     ; 13.16 MHz ( period = 75.968 ns )                    ; dac_test:M2|data_code_r[3]   ; dac_test:M2|display_data0[2] ; clk        ; clk      ; None                        ; None                      ; 37.702 ns               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -