⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 jishuqi.hier_info

📁 用CPLD驱动数码管
💻 HIER_INFO
字号:
|jishuqi
clk => status1[0].CLK
clk => seg1[6]~reg0.CLK
clk => seg1[5]~reg0.CLK
clk => seg1[4]~reg0.CLK
clk => seg1[3]~reg0.CLK
clk => seg1[2]~reg0.CLK
clk => seg1[1]~reg0.CLK
clk => seg1[0]~reg0.CLK
clk => status1[1].CLK
clk => com~0.IN1
clk1 => status[2].CLK
clk1 => status[1].CLK
clk1 => status[0].CLK
clk1 => status2[3].CLK
clk1 => status2[2].CLK
clk1 => status2[1].CLK
clk1 => status2[0].CLK
clk1 => status3[3].CLK
clk1 => status3[2].CLK
clk1 => status3[1].CLK
clk1 => status3[0].CLK
clk1 => status4[3].CLK
clk1 => status4[2].CLK
clk1 => status4[1].CLK
clk1 => status4[0].CLK
clk1 => seg[6].CLK
clk1 => seg[5].CLK
clk1 => seg[4].CLK
clk1 => seg[3].CLK
clk1 => seg[2].CLK
clk1 => seg[1].CLK
clk1 => seg[0].CLK
clk1 => seg2[6].CLK
clk1 => seg2[5].CLK
clk1 => seg2[4].CLK
clk1 => seg2[3].CLK
clk1 => seg2[2].CLK
clk1 => seg2[1].CLK
clk1 => seg2[0].CLK
clk1 => seg3[6].CLK
clk1 => seg3[5].CLK
clk1 => seg3[4].CLK
clk1 => seg3[3].CLK
clk1 => seg3[2].CLK
clk1 => seg3[1].CLK
clk1 => seg3[0].CLK
clk1 => seg4[6].CLK
clk1 => seg4[5].CLK
clk1 => seg4[4].CLK
clk1 => seg4[3].CLK
clk1 => seg4[2].CLK
clk1 => seg4[1].CLK
clk1 => seg4[0].CLK
clk1 => status[3].CLK
rst => status1[0].ACLR
rst => status[3].ACLR
rst => status[2].ACLR
rst => status[1].ACLR
rst => status[0].ACLR
rst => seg[6].PRESET
rst => seg[5].PRESET
rst => seg[4].PRESET
rst => seg[3].PRESET
rst => seg[2].PRESET
rst => seg[1].PRESET
rst => seg[0].PRESET
rst => seg2[6].PRESET
rst => seg2[5].PRESET
rst => seg2[4].PRESET
rst => seg2[3].PRESET
rst => seg2[2].PRESET
rst => seg2[1].PRESET
rst => seg2[0].PRESET
rst => seg3[6].PRESET
rst => seg3[5].PRESET
rst => seg3[4].PRESET
rst => seg3[3].PRESET
rst => seg3[2].PRESET
rst => seg3[1].PRESET
rst => seg3[0].PRESET
rst => seg4[6].PRESET
rst => seg4[5].PRESET
rst => seg4[4].PRESET
rst => seg4[3].PRESET
rst => seg4[2].PRESET
rst => seg4[1].PRESET
rst => seg4[0].PRESET
rst => seg1[6]~reg0.PRESET
rst => seg1[5]~reg0.PRESET
rst => seg1[4]~reg0.PRESET
rst => seg1[3]~reg0.PRESET
rst => seg1[2]~reg0.PRESET
rst => seg1[1]~reg0.PRESET
rst => seg1[0]~reg0.PRESET
rst => status1[1].ACLR
rst => com~1.IN1
seg1[0] <= seg1[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
seg1[1] <= seg1[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
seg1[2] <= seg1[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
seg1[3] <= seg1[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
seg1[4] <= seg1[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
seg1[5] <= seg1[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
seg1[6] <= seg1[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
com1[0] <= com.0001.DB_MAX_OUTPUT_PORT_TYPE
com1[1] <= com.0010.DB_MAX_OUTPUT_PORT_TYPE
com1[2] <= com.0100.DB_MAX_OUTPUT_PORT_TYPE
com1[3] <= com.1000.DB_MAX_OUTPUT_PORT_TYPE


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -