📄 add8.tan.rpt
字号:
Timing Analyzer report for add8
Sat Mar 29 10:25:10 2008
Version 5.1 Build 213 01/19/2006 Service Pack 1 SJ Web Edition
---------------------
; Table of Contents ;
---------------------
1. Legal Notice
2. Timing Analyzer Summary
3. Timing Analyzer Settings
4. tpd
5. Timing Analyzer Messages
----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2006 Altera Corporation
Your use of Altera Corporation's design tools, logic functions
and other software and tools, and its AMPP partner logic
functions, and any output files any of the foregoing
(including device programming or simulation files), and any
associated documentation or information are expressly subject
to the terms and conditions of the Altera Program License
Subscription Agreement, Altera MegaCore Function License
Agreement, or other applicable license agreement, including,
without limitation, that your use is for the sole purpose of
programming logic devices manufactured by Altera and sold by
Altera or its authorized distributors. Please refer to the
applicable agreement for further details.
+-------------------------------------------------------------------------------------------------------------------------+
; Timing Analyzer Summary ;
+------------------------------+-------+---------------+-------------+------+------+------------+----------+--------------+
; Type ; Slack ; Required Time ; Actual Time ; From ; To ; From Clock ; To Clock ; Failed Paths ;
+------------------------------+-------+---------------+-------------+------+------+------------+----------+--------------+
; Worst-case tpd ; N/A ; None ; 11.191 ns ; b[0] ; s[4] ; -- ; -- ; 0 ;
; Total number of failed paths ; ; ; ; ; ; ; ; 0 ;
+------------------------------+-------+---------------+-------------+------+------+------------+----------+--------------+
+------------------------------------------------------------------------------------------------------+
; Timing Analyzer Settings ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Option ; Setting ; From ; To ; Entity Name ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Device Name ; EP1C3T100C6 ; ; ; ;
; Timing Models ; Final ; ; ; ;
; Number of source nodes to report per destination node ; 10 ; ; ; ;
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same As Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+-----------------------------------------------------------+
; tpd ;
+-------+-------------------+-----------------+------+------+
; Slack ; Required P2P Time ; Actual P2P Time ; From ; To ;
+-------+-------------------+-----------------+------+------+
; N/A ; None ; 11.191 ns ; b[0] ; s[4] ;
; N/A ; None ; 11.074 ns ; a[0] ; s[4] ;
; N/A ; None ; 11.067 ns ; b[3] ; s[4] ;
; N/A ; None ; 11.056 ns ; b[0] ; s[1] ;
; N/A ; None ; 10.967 ns ; b[0] ; s[2] ;
; N/A ; None ; 10.941 ns ; a[0] ; s[1] ;
; N/A ; None ; 10.852 ns ; a[0] ; s[2] ;
; N/A ; None ; 10.642 ns ; b[0] ; cout ;
; N/A ; None ; 10.525 ns ; a[0] ; cout ;
; N/A ; None ; 10.520 ns ; b[0] ; s[6] ;
; N/A ; None ; 10.519 ns ; b[0] ; s[7] ;
; N/A ; None ; 10.518 ns ; b[3] ; cout ;
; N/A ; None ; 10.483 ns ; b[2] ; s[4] ;
; N/A ; None ; 10.403 ns ; a[0] ; s[6] ;
; N/A ; None ; 10.402 ns ; a[0] ; s[7] ;
; N/A ; None ; 10.396 ns ; b[3] ; s[6] ;
; N/A ; None ; 10.395 ns ; b[3] ; s[7] ;
; N/A ; None ; 10.384 ns ; b[1] ; s[4] ;
; N/A ; None ; 10.364 ns ; a[2] ; s[4] ;
; N/A ; None ; 10.282 ns ; a[6] ; cout ;
; N/A ; None ; 10.250 ns ; b[5] ; cout ;
; N/A ; None ; 10.194 ns ; b[4] ; cout ;
; N/A ; None ; 10.175 ns ; a[7] ; cout ;
; N/A ; None ; 10.158 ns ; b[1] ; s[2] ;
; N/A ; None ; 10.098 ns ; a[1] ; s[4] ;
; N/A ; None ; 10.097 ns ; a[6] ; s[7] ;
; N/A ; None ; 10.096 ns ; b[4] ; s[4] ;
; N/A ; None ; 10.065 ns ; b[5] ; s[7] ;
; N/A ; None ; 10.056 ns ; cin ; s[4] ;
; N/A ; None ; 10.051 ns ; a[5] ; cout ;
; N/A ; None ; 10.009 ns ; b[4] ; s[7] ;
; N/A ; None ; 10.004 ns ; b[5] ; s[6] ;
; N/A ; None ; 9.960 ns ; b[7] ; cout ;
; N/A ; None ; 9.948 ns ; b[4] ; s[6] ;
; N/A ; None ; 9.935 ns ; b[0] ; s[3] ;
; N/A ; None ; 9.934 ns ; b[2] ; cout ;
; N/A ; None ; 9.923 ns ; cin ; s[1] ;
; N/A ; None ; 9.874 ns ; a[1] ; s[2] ;
; N/A ; None ; 9.866 ns ; a[5] ; s[7] ;
; N/A ; None ; 9.862 ns ; b[2] ; s[2] ;
; N/A ; None ; 9.848 ns ; b[1] ; s[1] ;
; N/A ; None ; 9.844 ns ; a[3] ; s[4] ;
; N/A ; None ; 9.835 ns ; b[1] ; cout ;
; N/A ; None ; 9.834 ns ; cin ; s[2] ;
; N/A ; None ; 9.820 ns ; a[0] ; s[3] ;
; N/A ; None ; 9.817 ns ; b[0] ; s[5] ;
; N/A ; None ; 9.815 ns ; a[2] ; cout ;
; N/A ; None ; 9.812 ns ; b[2] ; s[6] ;
; N/A ; None ; 9.811 ns ; b[2] ; s[7] ;
; N/A ; None ; 9.805 ns ; a[5] ; s[6] ;
; N/A ; None ; 9.737 ns ; a[2] ; s[2] ;
; N/A ; None ; 9.713 ns ; b[1] ; s[6] ;
; N/A ; None ; 9.712 ns ; b[1] ; s[7] ;
; N/A ; None ; 9.703 ns ; a[4] ; cout ;
; N/A ; None ; 9.700 ns ; a[0] ; s[5] ;
; N/A ; None ; 9.693 ns ; b[3] ; s[5] ;
; N/A ; None ; 9.693 ns ; a[2] ; s[6] ;
; N/A ; None ; 9.692 ns ; a[2] ; s[7] ;
; N/A ; None ; 9.641 ns ; a[6] ; s[6] ;
; N/A ; None ; 9.609 ns ; a[4] ; s[4] ;
; N/A ; None ; 9.591 ns ; a[7] ; s[7] ;
; N/A ; None ; 9.568 ns ; a[1] ; s[1] ;
; N/A ; None ; 9.549 ns ; a[1] ; cout ;
; N/A ; None ; 9.527 ns ; b[6] ; cout ;
; N/A ; None ; 9.518 ns ; a[4] ; s[7] ;
; N/A ; None ; 9.507 ns ; cin ; cout ;
; N/A ; None ; 9.471 ns ; b[0] ; s[0] ;
; N/A ; None ; 9.457 ns ; a[4] ; s[6] ;
; N/A ; None ; 9.427 ns ; a[1] ; s[6] ;
; N/A ; None ; 9.426 ns ; a[1] ; s[7] ;
; N/A ; None ; 9.385 ns ; cin ; s[6] ;
; N/A ; None ; 9.384 ns ; cin ; s[7] ;
; N/A ; None ; 9.380 ns ; b[7] ; s[7] ;
; N/A ; None ; 9.370 ns ; b[3] ; s[3] ;
; N/A ; None ; 9.360 ns ; a[0] ; s[0] ;
; N/A ; None ; 9.342 ns ; b[6] ; s[7] ;
; N/A ; None ; 9.295 ns ; a[3] ; cout ;
; N/A ; None ; 9.225 ns ; b[2] ; s[3] ;
; N/A ; None ; 9.183 ns ; b[4] ; s[5] ;
; N/A ; None ; 9.173 ns ; a[3] ; s[6] ;
; N/A ; None ; 9.172 ns ; a[3] ; s[7] ;
; N/A ; None ; 9.126 ns ; b[1] ; s[3] ;
; N/A ; None ; 9.109 ns ; b[2] ; s[5] ;
; N/A ; None ; 9.104 ns ; a[2] ; s[3] ;
; N/A ; None ; 9.010 ns ; b[1] ; s[5] ;
; N/A ; None ; 8.990 ns ; a[2] ; s[5] ;
; N/A ; None ; 8.882 ns ; b[6] ; s[6] ;
; N/A ; None ; 8.844 ns ; b[5] ; s[5] ;
; N/A ; None ; 8.842 ns ; a[1] ; s[3] ;
; N/A ; None ; 8.802 ns ; cin ; s[3] ;
; N/A ; None ; 8.737 ns ; cin ; s[0] ;
; N/A ; None ; 8.724 ns ; a[1] ; s[5] ;
; N/A ; None ; 8.692 ns ; a[4] ; s[5] ;
; N/A ; None ; 8.682 ns ; cin ; s[5] ;
; N/A ; None ; 8.641 ns ; a[5] ; s[5] ;
; N/A ; None ; 8.470 ns ; a[3] ; s[5] ;
; N/A ; None ; 8.137 ns ; a[3] ; s[3] ;
+-------+-------------------+-----------------+------+------+
+--------------------------+
; Timing Analyzer Messages ;
+--------------------------+
Info: *******************************************************************
Info: Running Quartus II Timing Analyzer
Info: Version 5.1 Build 213 01/19/2006 Service Pack 1 SJ Web Edition
Info: Processing started: Sat Mar 29 10:25:10 2008
Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off add8 -c add8 --timing_analysis_only
Info: Longest tpd from source pin "b[0]" to destination pin "s[4]" is 11.191 ns
Info: 1: + IC(0.000 ns) + CELL(1.135 ns) = 1.135 ns; Loc. = PIN_90; Fanout = 3; PIN Node = 'b[0]'
Info: 2: + IC(5.048 ns) + CELL(0.326 ns) = 6.509 ns; Loc. = LC_X7_Y1_N1; Fanout = 2; COMB Node = 'add4b:inst|add~104'
Info: 3: + IC(0.000 ns) + CELL(0.060 ns) = 6.569 ns; Loc. = LC_X7_Y1_N2; Fanout = 2; COMB Node = 'add4b:inst|add~99'
Info: 4: + IC(0.000 ns) + CELL(0.060 ns) = 6.629 ns; Loc. = LC_X7_Y1_N3; Fanout = 2; COMB Node = 'add4b:inst|add~94'
Info: 5: + IC(0.000 ns) + CELL(0.137 ns) = 6.766 ns; Loc. = LC_X7_Y1_N4; Fanout = 5; COMB Node = 'add4b:inst|add~89'
Info: 6: + IC(0.000 ns) + CELL(0.478 ns) = 7.244 ns; Loc. = LC_X7_Y1_N5; Fanout = 1; COMB Node = 'add4b:inst|add~82'
Info: 7: + IC(2.313 ns) + CELL(1.634 ns) = 11.191 ns; Loc. = PIN_2; Fanout = 0; PIN Node = 's[4]'
Info: Total cell delay = 3.830 ns ( 34.22 % )
Info: Total interconnect delay = 7.361 ns ( 65.78 % )
Info: Quartus II Timing Analyzer was successful. 0 errors, 0 warnings
Info: Processing ended: Sat Mar 29 10:25:10 2008
Info: Elapsed time: 00:00:01
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -