📄 cpu.map.rpt
字号:
; |lpm_counter:sec1_time_out_cnt_rtl_7| ; 11 (0) ; 10 ; 0 ; 0 ; 1 (0) ; 0 (0) ; 10 (0) ; 10 (0) ; |cpu|time_out:u_time_out|lpm_counter:sec1_time_out_cnt_rtl_7 ;
; |alt_counter_f10ke:wysi_counter| ; 11 (11) ; 10 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 10 (10) ; 10 (10) ; |cpu|time_out:u_time_out|lpm_counter:sec1_time_out_cnt_rtl_7|alt_counter_f10ke:wysi_counter ;
; |lpm_counter:y7b_time_out_cnt_rtl_9| ; 12 (0) ; 11 ; 0 ; 0 ; 1 (0) ; 0 (0) ; 11 (0) ; 11 (0) ; |cpu|time_out:u_time_out|lpm_counter:y7b_time_out_cnt_rtl_9 ;
; |alt_counter_f10ke:wysi_counter| ; 12 (12) ; 11 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 11 (11) ; 11 (11) ; |cpu|time_out:u_time_out|lpm_counter:y7b_time_out_cnt_rtl_9|alt_counter_f10ke:wysi_counter ;
; |timer:U_TIMER| ; 60 (35) ; 31 ; 0 ; 0 ; 29 (11) ; 5 (5) ; 26 (19) ; 25 (0) ; |cpu|timer:U_TIMER ;
; |lpm_add_sub:add_rtl_16| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 5 (0) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_16 ;
; |addcore:adder| ; 5 (1) ; 0 ; 0 ; 0 ; 5 (1) ; 0 (0) ; 0 (0) ; 5 (1) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_16|addcore:adder ;
; |a_csnbuffer:result_node| ; 4 (4) ; 0 ; 0 ; 0 ; 4 (4) ; 0 (0) ; 0 (0) ; 4 (4) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_16|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_20| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 5 (0) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_20 ;
; |addcore:adder| ; 5 (1) ; 0 ; 0 ; 0 ; 5 (1) ; 0 (0) ; 0 (0) ; 5 (1) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_20|addcore:adder ;
; |a_csnbuffer:result_node| ; 4 (4) ; 0 ; 0 ; 0 ; 4 (4) ; 0 (0) ; 0 (0) ; 4 (4) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_20|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_21| ; 8 (0) ; 0 ; 0 ; 0 ; 8 (0) ; 0 (0) ; 0 (0) ; 8 (0) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_21 ;
; |addcore:adder| ; 8 (1) ; 0 ; 0 ; 0 ; 8 (1) ; 0 (0) ; 0 (0) ; 8 (1) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_21|addcore:adder ;
; |a_csnbuffer:result_node| ; 7 (7) ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; |cpu|timer:U_TIMER|lpm_add_sub:add_rtl_21|addcore:adder|a_csnbuffer:result_node ;
; |lpm_counter:t_hour_cnt_rtl_5| ; 7 (0) ; 7 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 7 (0) ; 7 (0) ; |cpu|timer:U_TIMER|lpm_counter:t_hour_cnt_rtl_5 ;
; |alt_counter_f10ke:wysi_counter| ; 7 (7) ; 7 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 7 (7) ; 7 (7) ; |cpu|timer:U_TIMER|lpm_counter:t_hour_cnt_rtl_5|alt_counter_f10ke:wysi_counter ;
; |tx8:u_tx8| ; 56 (15) ; 26 ; 0 ; 0 ; 30 (13) ; 13 (0) ; 13 (2) ; 14 (0) ; |cpu|tx8:u_tx8 ;
; |data_clk:u_data_clk| ; 27 (18) ; 11 ; 0 ; 0 ; 16 (7) ; 5 (5) ; 6 (6) ; 9 (0) ; |cpu|tx8:u_tx8|data_clk:u_data_clk ;
; |lpm_add_sub:add_rtl_14| ; 9 (0) ; 0 ; 0 ; 0 ; 9 (0) ; 0 (0) ; 0 (0) ; 9 (0) ; |cpu|tx8:u_tx8|data_clk:u_data_clk|lpm_add_sub:add_rtl_14 ;
; |addcore:adder| ; 9 (1) ; 0 ; 0 ; 0 ; 9 (1) ; 0 (0) ; 0 (0) ; 9 (1) ; |cpu|tx8:u_tx8|data_clk:u_data_clk|lpm_add_sub:add_rtl_14|addcore:adder ;
; |a_csnbuffer:result_node| ; 8 (8) ; 0 ; 0 ; 0 ; 8 (8) ; 0 (0) ; 0 (0) ; 8 (8) ; |cpu|tx8:u_tx8|data_clk:u_data_clk|lpm_add_sub:add_rtl_14|addcore:adder|a_csnbuffer:result_node ;
; |lpm_counter:data_cnt_rtl_2| ; 6 (0) ; 5 ; 0 ; 0 ; 1 (0) ; 0 (0) ; 5 (0) ; 5 (0) ; |cpu|tx8:u_tx8|lpm_counter:data_cnt_rtl_2 ;
; |alt_counter_f10ke:wysi_counter| ; 6 (6) ; 5 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 5 (5) ; 5 (5) ; |cpu|tx8:u_tx8|lpm_counter:data_cnt_rtl_2|alt_counter_f10ke:wysi_counter ;
; |wri_reg8:u_write_data| ; 8 (8) ; 8 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |cpu|tx8:u_tx8|wri_reg8:u_write_data ;
; |write_reg:u_read_write| ; 51 (27) ; 40 ; 0 ; 0 ; 11 (11) ; 40 (16) ; 0 (0) ; 0 (0) ; |cpu|write_reg:u_read_write ;
; |wri_reg8:u_a3_reg| ; 5 (5) ; 5 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |cpu|write_reg:u_read_write|wri_reg8:u_a3_reg ;
; |wri_reg8:u_adr| ; 8 (8) ; 8 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 0 (0) ; 0 (0) ; |cpu|write_reg:u_read_write|wri_reg8:u_adr ;
; |wri_reg8:u_reg_led| ; 5 (5) ; 5 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |cpu|write_reg:u_read_write|wri_reg8:u_reg_led ;
; |wri_reg8:u_y7b_reg| ; 6 (6) ; 6 ; 0 ; 0 ; 0 (0) ; 6 (6) ; 0 (0) ; 0 (0) ; |cpu|write_reg:u_read_write|wri_reg8:u_y7b_reg ;
+----------------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------------------------------------------------------------------+
+--------------------------------+
; Analysis & Synthesis Equations ;
+--------------------------------+
The equations can be found in D:/weng/yu7b/ycpu22X/cpu.map.eqn.
+--------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read ;
+----------------------------------+-----------------+---------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Name with Absolute Path ;
+----------------------------------+-----------------+---------------------------------------------------------------------+
; rx8.vhd ; yes ; D:/weng/yu7b/ycpu22X/rx8.vhd ;
; tx16.vhd ; yes ; D:/weng/yu7b/ycpu22X/tx16.vhd ;
; rx16.vhd ; yes ; D:/weng/yu7b/ycpu22X/rx16.vhd ;
; data_clk.vhd ; yes ; D:/weng/yu7b/ycpu22X/data_clk.vhd ;
; gen_1mhz.vhd ; yes ; D:/weng/yu7b/ycpu22X/gen_1mhz.vhd ;
; cpu.vhd ; yes ; D:/weng/yu7b/ycpu22X/cpu.vhd ;
; wri_reg8.vhd ; yes ; D:/weng/yu7b/ycpu22X/wri_reg8.vhd ;
; do_adc.vhd ; yes ; D:/weng/yu7b/ycpu22X/do_adc.vhd ;
; read_return_pre_set.vhd ; yes ; D:/weng/yu7b/ycpu22X/read_return_pre_set.vhd ;
; sig_adc.vhd ; yes ; D:/weng/yu7b/ycpu22X/sig_adc.vhd ;
; time_out.vhd ; yes ; D:/weng/yu7b/ycpu22X/time_out.vhd ;
; generate_int.vhd ; yes ; D:/weng/yu7b/ycpu22X/generate_int.vhd ;
; timer.vhd ; yes ; D:/weng/yu7b/ycpu22X/timer.vhd ;
; tx8.vhd ; yes ; D:/weng/yu7b/ycpu22X/tx8.vhd ;
; write_reg.vhd ; yes ; D:/weng/yu7b/ycpu22X/write_reg.vhd ;
; lpm_counter.tdf ; yes ; c:/altera/quartus42/libraries/megafunctions/lpm_counter.tdf ;
; lpm_constant.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/lpm_constant.inc ;
; lpm_decode.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/lpm_decode.inc ;
; lpm_add_sub.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/lpm_add_sub.inc ;
; cmpconst.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/cmpconst.inc ;
; lpm_compare.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/lpm_compare.inc ;
; lpm_counter.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/lpm_counter.inc ;
; dffeea.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/dffeea.inc ;
; alt_synch_counter.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/alt_synch_counter.inc ;
; alt_synch_counter_f.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/alt_synch_counter_f.inc ;
; alt_counter_f10ke.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/alt_counter_f10ke.inc ;
; alt_counter_stratix.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/alt_counter_stratix.inc ;
; aglobal42.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/aglobal42.inc ;
; alt_counter_f10ke.tdf ; yes ; c:/altera/quartus42/libraries/megafunctions/alt_counter_f10ke.tdf ;
; flex10ke_lcell.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/flex10ke_lcell.inc ;
; lpm_add_sub.tdf ; yes ; c:/altera/quartus42/libraries/megafunctions/lpm_add_sub.tdf ;
; addcore.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/addcore.inc ;
; look_add.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/look_add.inc ;
; bypassff.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/bypassff.inc ;
; altshift.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/altshift.inc ;
; alt_stratix_add_sub.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/alt_stratix_add_sub.inc ;
; alt_mercury_add_sub.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/alt_mercury_add_sub.inc ;
; addcore.tdf ; yes ; c:/altera/quartus42/libraries/megafunctions/addcore.tdf ;
; a_csnbuffer.inc ; yes ; c:/altera/quartus42/libraries/megafunctions/a_csnbuffer.inc ;
; a_csnbuffer.tdf ; yes ; c:/altera/quartus42/libraries/megafunctions/a_csnbuffer.tdf ;
; altshift.tdf ; yes ; c:/altera/quartus42/libraries/megafunctions/altshift.tdf ;
+----------------------------------+-----------------+---------------------------------------------------------------------+
+---------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+-----------------------------------+---------+
; Resource ; Usage ;
+-----------------------------------+---------+
; Logic cells ; 1,160 ;
; Total combinational functions ; 963 ;
; Total 4-input functions ; 501 ;
; Total 3-input functions ; 145 ;
; Total 2-input functions ; 142 ;
; Total 1-input functions ; 144 ;
; Total 0-input functions ; 31 ;
; Combinational cells for routing ; 0 ;
; Total registers ; 394 ;
; Total logic cells in carry chains ; 160 ;
; I/O pins ; 93 ;
; Maximum fan-out node ; rst ;
; Maximum fan-out ; 253 ;
; Total fan-out ; 4297 ;
; Average fan-out ; 3.43 ;
+-----------------------------------+---------+
+----------------------------------------------------------------+
; WYSIWYG Cells ;
+--------------------------------------------------------+-------+
; Statistic ; Value ;
+--------------------------------------------------------+-------+
; Number of WYSIWYG cells ; 68 ;
; Number of synthesis-generated cells ; 1092 ;
; Number of WYSIWYG LUTs ; 68 ;
; Number of synthesis-generated LUTs ; 895 ;
; Number of WYSIWYG registers ; 68 ;
; Number of synthesis-generated registers ; 326 ;
; Number of cells with combinational logic only ; 766 ;
; Number of cells with registers only ; 197 ;
; Number of cells with combinational logic and registers ; 197 ;
+--------------------------------------------------------+-------+
+------------------------------------------------------+
; General Register Statistics ;
+----------------------------------------------+-------+
; Statistic ; Value ;
+----------------------------------------------+-------+
; Total registers ; 394 ;
; Number of registers using Synchronous Clear ; 21 ;
; Number of registers using Synchronous Load ; 1 ;
; Number of registers using Asynchronous Clear ; 356 ;
; Number of registers using Asynchronous Load ; 0 ;
; Number of registers using Clock Enable ; 270 ;
; Number of registers using Output Enable ; 0 ;
; Number of registers using Preset ; 0 ;
+----------------------------------------------+-------+
+------------------------------------------------------------------------------+
; Inverted Register Statistics ;
+--------------------------------------------------------------------+---------+
; Inverted Register ; Fan out ;
+--------------------------------------------------------------------+---------+
; write_reg:u_read_write|t_err_cm_code[3] ; 9 ;
; write_reg:u_read_write|t_err_sd_code[2] ; 1 ;
; write_reg:u_read_write|t_err_cm_code[4] ; 1 ;
; do_adc:u_ad|sig_adc:u_sig_adc|rd_adl ; 2 ;
; do_adc:u_ad|sig_adc:u_sig_adc|rd_adh ; 4 ;
; read_return_pre_set:u_rx_tx|tx16:u_tx|data_clk:u_data_clk|data_clk ; 7 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -