📄 miba.tan.rpt
字号:
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same As Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+-------------------------+-------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-------------------------+-------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 122.34 MHz ( period = 8.174 ns ) ; second:inst5|count[4] ; second:inst5|enmin ; clk ; clk ; None ; None ; 4.748 ns ;
; N/A ; 134.43 MHz ( period = 7.439 ns ) ; msecond:inst|count[0] ; msecond:inst|count[6] ; clk ; clk ; None ; None ; 4.013 ns ;
; N/A ; 134.43 MHz ( period = 7.439 ns ) ; msecond:inst|count[0] ; msecond:inst|count[5] ; clk ; clk ; None ; None ; 4.013 ns ;
; N/A ; 134.43 MHz ( period = 7.439 ns ) ; msecond:inst|count[0] ; msecond:inst|count[7] ; clk ; clk ; None ; None ; 4.013 ns ;
; N/A ; 134.43 MHz ( period = 7.439 ns ) ; msecond:inst|count[0] ; msecond:inst|count[1] ; clk ; clk ; None ; None ; 4.013 ns ;
; N/A ; 134.43 MHz ( period = 7.439 ns ) ; msecond:inst|count[0] ; msecond:inst|count[2] ; clk ; clk ; None ; None ; 4.013 ns ;
; N/A ; 134.43 MHz ( period = 7.439 ns ) ; msecond:inst|count[0] ; msecond:inst|count[0] ; clk ; clk ; None ; None ; 4.013 ns ;
; N/A ; 134.43 MHz ( period = 7.439 ns ) ; msecond:inst|count[0] ; msecond:inst|count[3] ; clk ; clk ; None ; None ; 4.013 ns ;
; N/A ; 134.43 MHz ( period = 7.439 ns ) ; msecond:inst|count[0] ; msecond:inst|count[4] ; clk ; clk ; None ; None ; 4.013 ns ;
; N/A ; 141.64 MHz ( period = 7.060 ns ) ; second:inst5|enmin ; second:inst5|enmin ; clk ; clk ; None ; None ; 3.634 ns ;
; N/A ; 141.78 MHz ( period = 7.053 ns ) ; minute:inst2|count[0] ; minute:inst2|count[2] ; clk ; clk ; None ; None ; 3.627 ns ;
; N/A ; 141.78 MHz ( period = 7.053 ns ) ; minute:inst2|count[0] ; minute:inst2|count[1] ; clk ; clk ; None ; None ; 3.627 ns ;
; N/A ; 141.78 MHz ( period = 7.053 ns ) ; minute:inst2|count[0] ; minute:inst2|count[3] ; clk ; clk ; None ; None ; 3.627 ns ;
; N/A ; 141.78 MHz ( period = 7.053 ns ) ; minute:inst2|count[0] ; minute:inst2|count[6] ; clk ; clk ; None ; None ; 3.627 ns ;
; N/A ; 141.78 MHz ( period = 7.053 ns ) ; minute:inst2|count[0] ; minute:inst2|count[5] ; clk ; clk ; None ; None ; 3.627 ns ;
; N/A ; 141.78 MHz ( period = 7.053 ns ) ; minute:inst2|count[0] ; minute:inst2|count[0] ; clk ; clk ; None ; None ; 3.627 ns ;
; N/A ; 141.78 MHz ( period = 7.053 ns ) ; minute:inst2|count[0] ; minute:inst2|count[4] ; clk ; clk ; None ; None ; 3.627 ns ;
; N/A ; 142.45 MHz ( period = 7.020 ns ) ; msecond:inst|count[3] ; msecond:inst|count[6] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 142.45 MHz ( period = 7.020 ns ) ; msecond:inst|count[3] ; msecond:inst|count[5] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 142.45 MHz ( period = 7.020 ns ) ; msecond:inst|count[3] ; msecond:inst|count[7] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 142.45 MHz ( period = 7.020 ns ) ; msecond:inst|count[3] ; msecond:inst|count[1] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 142.45 MHz ( period = 7.020 ns ) ; msecond:inst|count[3] ; msecond:inst|count[2] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 142.45 MHz ( period = 7.020 ns ) ; msecond:inst|count[3] ; msecond:inst|count[0] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 142.45 MHz ( period = 7.020 ns ) ; msecond:inst|count[3] ; msecond:inst|count[3] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 142.45 MHz ( period = 7.020 ns ) ; msecond:inst|count[3] ; msecond:inst|count[4] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; msecond:inst|count[5] ; msecond:inst|count[6] ; clk ; clk ; None ; None ; 3.514 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; msecond:inst|count[5] ; msecond:inst|count[5] ; clk ; clk ; None ; None ; 3.514 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; msecond:inst|count[5] ; msecond:inst|count[7] ; clk ; clk ; None ; None ; 3.514 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; msecond:inst|count[5] ; msecond:inst|count[1] ; clk ; clk ; None ; None ; 3.514 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; msecond:inst|count[5] ; msecond:inst|count[2] ; clk ; clk ; None ; None ; 3.514 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; msecond:inst|count[5] ; msecond:inst|count[0] ; clk ; clk ; None ; None ; 3.514 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; msecond:inst|count[5] ; msecond:inst|count[3] ; clk ; clk ; None ; None ; 3.514 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; msecond:inst|count[5] ; msecond:inst|count[4] ; clk ; clk ; None ; None ; 3.514 ns ;
; N/A ; 144.36 MHz ( period = 6.927 ns ) ; second:inst5|count[0] ; second:inst5|count[2] ; clk ; clk ; None ; None ; 3.501 ns ;
; N/A ; 144.36 MHz ( period = 6.927 ns ) ; second:inst5|count[0] ; second:inst5|count[1] ; clk ; clk ; None ; None ; 3.501 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -