⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 shzzh.fit.rpt

📁 利用数字电路知识
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 225      ; 250        ; 2        ; ss[0]          ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 226      ; 251        ; 2        ; m4             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 227      ; 252        ; 2        ; m0             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 228      ; 253        ; 2        ; m3             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 229      ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 230      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 231      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 232      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 233      ; 254        ; 2        ; m2             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 234      ; 255        ; 2        ; n2             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 235      ; 256        ; 2        ; m1             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 236      ; 257        ; 2        ; n3             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 237      ; 258        ; 2        ; n6             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 238      ; 259        ; 2        ; n5             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 239      ; 260        ; 2        ; n4             ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 240      ; 261        ; 2        ; fg[1]          ; input  ; LVTTL        ;         ; Column I/O ; N               ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; 3.3-V PCI           ; 10 pF ; 25 Ohm (Parallel)                  ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                 ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name             ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------+
; |xianshi                   ; 32 (0)      ; 3            ; 0           ; 38   ; 0            ; 29 (0)       ; 1 (0)             ; 2 (0)            ; 0 (0)           ; |xianshi                        ;
;    |74138:inst11|          ; 6 (6)       ; 0            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74138:inst11           ;
;    |74151:inst4|           ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74151:inst4            ;
;       |f74151:sub|         ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74151:inst4|f74151:sub ;
;    |74151:inst5|           ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74151:inst5            ;
;       |f74151:sub|         ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74151:inst5|f74151:sub ;
;    |74151:inst6|           ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74151:inst6            ;
;       |f74151:sub|         ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74151:inst6|f74151:sub ;
;    |74151:inst7|           ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74151:inst7            ;
;       |f74151:sub|         ; 4 (4)       ; 0            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|74151:inst7|f74151:sub ;
;    |74160:inst|            ; 3 (3)       ; 3            ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 2 (2)            ; 0 (0)           ; |xianshi|74160:inst             ;
;    |7447:inst9|            ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |xianshi|7447:inst9             ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+--------------------------------------------------------------------------------+
; Delay Chain Summary                                                            ;
+-------+----------+---------------+---------------+-----------------------+-----+
; Name  ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+-------+----------+---------------+---------------+-----------------------+-----+
; fg[1] ; Input    ; ON            ; ON            ; --                    ; --  ;
; ms[1] ; Input    ; ON            ; ON            ; --                    ; --  ;
; mg[1] ; Input    ; ON            ; ON            ; --                    ; --  ;
; fs[1] ; Input    ; ON            ; ON            ; --                    ; --  ;
; ss[1] ; Input    ; ON            ; ON            ; --                    ; --  ;
; sg[1] ; Input    ; ON            ; ON            ; --                    ; --  ;
; fg[3] ; Input    ; ON            ; ON            ; --                    ; --  ;
; ms[3] ; Input    ; ON            ; ON            ; --                    ; --  ;
; mg[3] ; Input    ; ON            ; ON            ; --                    ; --  ;
; fs[3] ; Input    ; ON            ; ON            ; --                    ; --  ;
; ss[3] ; Input    ; ON            ; ON            ; --                    ; --  ;
; sg[3] ; Input    ; ON            ; ON            ; --                    ; --  ;
; fg[2] ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; ms[2] ; Input    ; ON            ; ON            ; --                    ; --  ;
; mg[2] ; Input    ; ON            ; ON            ; --                    ; --  ;
; fs[2] ; Input    ; ON            ; ON            ; --                    ; --  ;
; ss[2] ; Input    ; ON            ; ON            ; --                    ; --  ;
; sg[2] ; Input    ; ON            ; ON            ; --                    ; --  ;
; ms[0] ; Input    ; ON            ; ON            ; --                    ; --  ;
; fg[0] ; Input    ; ON            ; ON            ; --                    ; --  ;
; mg[0] ; Input    ; ON            ; ON            ; --                    ; --  ;
; fs[0] ; Input    ; ON            ; ON            ; --                    ; --  ;
; ss[0] ; Input    ; ON            ; ON            ; --                    ; --  ;
; sg[0] ; Input    ; ON            ; ON            ; --                    ; --  ;
; 1khz  ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; m0    ; Output   ; --            ; --            ; --                    ; --  ;
; m1    ; Output   ; --            ; --            ; --                    ; --  ;
; m2    ; Output   ; --            ; --            ; --                    ; --  ;
; m3    ; Output   ; --            ; --            ; --                    ; --  ;
; m4    ; Output   ; --            ; --            ; --                    ; --  ;
; m5    ; Output   ; --            ; --            ; --                    ; --  ;
; n0    ; Output   ; --            ; --            ; --                    ; --  ;
; n1    ; Output   ; --            ; --            ; --                    ; --  ;
; n2    ; Output   ; --            ; --            ; --                    ; --  ;
; n3    ; Output   ; --            ; --            ; --                    ; --  ;
; n4    ; Output   ; --            ; --            ; --                    ; --  ;
; n5    ; Output   ; --            ; --            ; --                    ; --  ;
; n6    ; Output   ; --            ; --            ; --                    ; --  ;
+-------+----------+---------------+---------------+-----------------------+-----+


+--------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                     ;
+--------------------------------------+-------------------+---------+
; Source Pin / Fanout                  ; Pad To Core Index ; Setting ;
+--------------------------------------+-------------------+---------+
; fg[1]                                ;                   ;         ;
;      - 74151:inst6|f74151:sub|81~135 ; 1                 ; ON      ;
; ms[1]                                ;                   ;         ;
;      - 74151:ins

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -