⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 i2c_fpga.fit.rpt

📁 利用I2c读取E2prom Verilog 代码
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 118      ; 181        ; 2        ; seg7[2]        ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 119      ; 182        ; 2        ; seg7[6]        ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 120      ; 183        ; 2        ; seg7[5]        ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 121      ; 184        ; 2        ; seg7[1]        ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 122      ; 185        ; 2        ; segcom[0]      ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 123      ; 186        ; 2        ; seg7[0]        ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 124      ; 187        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 125      ; 188        ; 2        ; segcom[1]      ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 126      ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 127      ; 189        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 128      ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 129      ; 190        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 130      ; 191        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 131      ; 192        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 132      ; 193        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 133      ; 194        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 134      ; 195        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 135      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 136      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 137      ; 199        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 138      ; 200        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 139      ; 201        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 140      ; 204        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 141      ; 205        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 142      ; 208        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 143      ; 212        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 144      ; 215        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 3.3-V PCI                  ; 10 pF ; 25 Ohm (Parallel)      ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                              ;
+----------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                   ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                                                            ;
+----------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------+
; |I2C_FPGA                                    ; 317 (1)     ; 105          ; 0          ; 16   ; 0            ; 212 (1)      ; 1 (0)             ; 104 (0)          ; 62 (0)          ; 0 (0)      ; |I2C_FPGA                                                                                                      ;
;    |delay_reset_block:inst2|                 ; 12 (1)      ; 10           ; 0          ; 0    ; 0            ; 2 (1)        ; 0 (0)             ; 10 (0)           ; 11 (0)          ; 0 (0)      ; |I2C_FPGA|delay_reset_block:inst2                                                                              ;
;       |reset_counter:inst|                   ; 11 (0)      ; 10           ; 0          ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 10 (0)           ; 11 (0)          ; 0 (0)      ; |I2C_FPGA|delay_reset_block:inst2|reset_counter:inst                                                           ;
;          |lpm_counter:lpm_counter_component| ; 11 (0)      ; 10           ; 0          ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 10 (0)           ; 11 (0)          ; 0 (0)      ; |I2C_FPGA|delay_reset_block:inst2|reset_counter:inst|lpm_counter:lpm_counter_component                         ;
;             |cntr_1ub:auto_generated|        ; 11 (11)     ; 10           ; 0          ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 10 (10)          ; 11 (11)         ; 0 (0)      ; |I2C_FPGA|delay_reset_block:inst2|reset_counter:inst|lpm_counter:lpm_counter_component|cntr_1ub:auto_generated ;
;    |delay_reset_block:inst3|                 ; 11 (0)      ; 10           ; 0          ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 10 (0)           ; 11 (0)          ; 0 (0)      ; |I2C_FPGA|delay_reset_block:inst3                                                                              ;
;       |reset_counter:inst|                   ; 11 (0)      ; 10           ; 0          ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 10 (0)           ; 11 (0)          ; 0 (0)      ; |I2C_FPGA|delay_reset_block:inst3|reset_counter:inst                                                           ;
;          |lpm_counter:lpm_counter_component| ; 11 (0)      ; 10           ; 0          ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 10 (0)           ; 11 (0)          ; 0 (0)      ; |I2C_FPGA|delay_reset_block:inst3|reset_counter:inst|lpm_counter:lpm_counter_component                         ;
;             |cntr_1ub:auto_generated|        ; 11 (11)     ; 10           ; 0          ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 10 (10)          ; 11 (11)         ; 0 (0)      ; |I2C_FPGA|delay_reset_block:inst3|reset_counter:inst|lpm_counter:lpm_counter_component|cntr_1ub:auto_generated ;
;    |i2c:inst4|                               ; 289 (289)   ; 81           ; 0          ; 0    ; 0            ; 208 (208)    ; 1 (1)             ; 80 (80)          ; 40 (40)         ; 0 (0)      ; |I2C_FPGA|i2c:inst4                                                                                            ;
;    |i2c_test:inst1|                          ; 4 (4)       ; 4            ; 0          ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 0 (0)           ; 0 (0)      ; |I2C_FPGA|i2c_test:inst1                                                                                       ;
+----------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+--------------------------------------+
; Delay Chain Summary                  ;
+-----------+----------+---------------+
; Name      ; Pin Type ; Pad to Core 0 ;
+-----------+----------+---------------+
; clk       ; Input    ; 0             ;
; reset     ; Input    ; 0             ;
; write     ; Input    ; 0             ;
; rd        ; Input    ; 0             ;
; scl       ; Output   ; --            ;
; seg7[7]   ; Output   ; --            ;
; seg7[6]   ; Output   ; --            ;
; seg7[5]   ; Output   ; --            ;
; seg7[4]   ; Output   ; --            ;
; seg7[3]   ; Output   ; --            ;
; seg7[2]   ; Output   ; --            ;
; seg7[1]   ; Output   ; --            ;
; seg7[0]   ; Output   ; --            ;
; segcom[1] ; Output   ; --            ;
; segcom[0] ; Output   ; --            ;
; sda       ; Bidir    ; 0             ;
+-----------+----------+---------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                                    ;
+--------------------------------+--------------+---------+---------------------------------------+--------+----------------------+------------------+
; Name                           ; Location     ; Fan-Out ; Usage                                 ; Global ; Global Resource Used ; Global Line Name ;
+--------------------------------+--------------+---------+---------------------------------------+--------+----------------------+------------------+
; clk                            ; PIN_18       ; 101     ; Clock                                 ; yes    ; Global clock         ; GCLK0            ;
; delay_reset_block:inst2|inst4  ; LC_X14_Y6_N6 ; 6       ; Clock                                 ; yes    ; Global clock         ; GCLK1            ;
; i2c:inst4|clk_div[7]~198       ; LC_X5_Y7_N8  ; 8       ; Sync. clear                           ; no     ; --                   ; --               ;
; i2c:inst4|cnt_delay[19]~1137   ; LC_X15_Y7_N3 ; 20      ; Sync. clear                           ; no     ; --                   ; --               ;
; i2c:inst4|cnt_delay[19]~1138   ; LC_X12_Y7_N4 ; 20      ; Clock enable                          ; no     ; --                   ; --               ;
; i2c:inst4|link                 ; LC_X7_Y6_N6  ; 12      ; Output enable                         ; no     ; --                   ; --               ;
; i2c:inst4|phase1               ; LC_X9_Y7_N8  ; 12      ; Sync. load                            ; no     ; --                   ; --               ;
; i2c:inst4|phase3               ; LC_X7_Y7_N4  ; 51      ; Sync. load                            ; no     ; --                   ; --               ;
; i2c:inst4|readData_reg[5]~617  ; LC_X10_Y9_N4 ; 8       ; Clock enable                          ; no     ; --                   ; --               ;
; i2c:inst4|writeData_reg[0]~782 ; LC_X11_Y8_N5 ; 4       ; Clock enable                          ; no     ; --                   ; --               ;
; rd                             ; PIN_95       ; 11      ; Async. clear                          ; yes    ; Global clock         ; GCLK3            ;
; reset                          ; PIN_93       ; 60      ; Async. clear, Sync. clear, Sync. load ; no     ; --                   ; --               ;
; write                          ; PIN_94       ; 12      ; Async. clear                          ; no     ; --                   ; --               ;
+--------------------------------+--------------+---------+---------------------------------------+--------+----------------------+------------------+


+--------------------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                                      ;
+-------------------------------+--------------+---------+----------------------+------------------+
; Name                          ; Location     ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-------------------------------+--------------+---------+----------------------+------------------+
; clk                           ; PIN_18       ; 101     ; Global clock         ; GCLK0            ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -