📄 gequ.fit.rpt
字号:
; spk:inst5|WideOr12~55 ; 4 ;
; spk:inst5|Equal5~69 ; 4 ;
; spk:inst5|Equal3~83 ; 4 ;
; spk:inst5|WideOr5~65 ; 4 ;
; spk:inst5|Equal10~106 ; 4 ;
; spk:inst5|Equal4~84 ; 4 ;
; spk:inst5|Equal2~118 ; 4 ;
; spk:inst5|Equal8~72 ; 4 ;
; spk:inst5|HML[8] ; 4 ;
; spk:inst5|WideNor0~122 ; 3 ;
; gequ:inst1|\count:counter[0] ; 3 ;
; clockdiv4:inst|Add0~383 ; 2 ;
; clockdiv4:inst|\count:counter[22] ; 2 ;
; clockdiv4:inst|\count:counter[21] ; 2 ;
; clockdiv4:inst|\count:counter[20] ; 2 ;
; clockdiv4:inst|\count:counter[18] ; 2 ;
; clockdiv4:inst|\count:counter[19] ; 2 ;
; clockdiv4:inst|\count:counter[17] ; 2 ;
; clockdiv4:inst|\count:counter[15] ; 2 ;
; clockdiv4:inst|\count:counter[14] ; 2 ;
; clockdiv4:inst|\count:counter[12] ; 2 ;
; clockdiv4:inst|\count:counter[11] ; 2 ;
; clockdiv4:inst|\count:counter[10] ; 2 ;
; clockdiv4:inst|\count:counter[9] ; 2 ;
+-----------------------------------+---------+
+--------------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+---------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+---------------------+
; C4s ; 80 / 2,870 ( 3 % ) ;
; Direct links ; 43 / 3,938 ( 1 % ) ;
; Global clocks ; 3 / 4 ( 75 % ) ;
; LAB clocks ; 13 / 72 ( 18 % ) ;
; LUT chains ; 4 / 1,143 ( < 1 % ) ;
; Local interconnects ; 165 / 3,938 ( 4 % ) ;
; R4s ; 72 / 2,832 ( 3 % ) ;
+----------------------------+---------------------+
+---------------------------------------------------------------------------+
; LAB Logic Elements ;
+--------------------------------------------+------------------------------+
; Number of Logic Elements (Average = 6.18) ; Number of LABs (Total = 22) ;
+--------------------------------------------+------------------------------+
; 1 ; 7 ;
; 2 ; 0 ;
; 3 ; 1 ;
; 4 ; 1 ;
; 5 ; 0 ;
; 6 ; 1 ;
; 7 ; 1 ;
; 8 ; 0 ;
; 9 ; 1 ;
; 10 ; 10 ;
+--------------------------------------------+------------------------------+
+-------------------------------------------------------------------+
; LAB-wide Signals ;
+------------------------------------+------------------------------+
; LAB-wide Signals (Average = 0.91) ; Number of LABs (Total = 22) ;
+------------------------------------+------------------------------+
; 1 Clock ; 17 ;
; 1 Sync. load ; 2 ;
; 2 Clocks ; 1 ;
+------------------------------------+------------------------------+
+----------------------------------------------------------------------------+
; LAB Signals Sourced ;
+---------------------------------------------+------------------------------+
; Number of Signals Sourced (Average = 6.55) ; Number of LABs (Total = 22) ;
+---------------------------------------------+------------------------------+
; 0 ; 0 ;
; 1 ; 7 ;
; 2 ; 0 ;
; 3 ; 1 ;
; 4 ; 0 ;
; 5 ; 1 ;
; 6 ; 0 ;
; 7 ; 2 ;
; 8 ; 0 ;
; 9 ; 1 ;
; 10 ; 7 ;
; 11 ; 1 ;
; 12 ; 1 ;
; 13 ; 1 ;
+---------------------------------------------+------------------------------+
+--------------------------------------------------------------------------------+
; LAB Signals Sourced Out ;
+-------------------------------------------------+------------------------------+
; Number of Signals Sourced Out (Average = 5.00) ; Number of LABs (Total = 22) ;
+-------------------------------------------------+------------------------------+
; 0 ; 0 ;
; 1 ; 8 ;
; 2 ; 1 ;
; 3 ; 1 ;
; 4 ; 0 ;
; 5 ; 1 ;
; 6 ; 1 ;
; 7 ; 3 ;
; 8 ; 2 ;
; 9 ; 1 ;
; 10 ; 4 ;
+-------------------------------------------------+------------------------------+
+----------------------------------------------------------------------------+
; LAB Distinct Inputs ;
+---------------------------------------------+------------------------------+
; Number of Distinct Inputs (Average = 7.77) ; Number of LABs (Total = 22) ;
+---------------------------------------------+------------------------------+
; 0 ; 0 ;
; 1 ; 2 ;
; 2 ; 5 ;
; 3 ; 1 ;
; 4 ; 1 ;
; 5 ; 2 ;
; 6 ; 0 ;
; 7 ; 1 ;
; 8 ; 1 ;
; 9 ; 0 ;
; 10 ; 1 ;
; 11 ; 2 ;
; 12 ; 1 ;
; 13 ; 0 ;
; 14 ; 1 ;
; 15 ; 1 ;
; 16 ; 1 ;
; 17 ; 0 ;
; 18 ; 1 ;
; 19 ; 0 ;
; 20 ; 1 ;
+---------------------------------------------+------------------------------+
+-------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+--------------------------+
; Option ; Setting ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -