⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 video.fit.rpt

📁 显示总线扩展的_VHDL代码
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; ADDRESS[0]       ; 42           ;
; CLK              ; 42           ;
; DATAIN[0]        ; 6            ;
; DATAIN[1]        ; 6            ;
; DATAIN[2]        ; 6            ;
; DATAIN[3]        ; 6            ;
; DATAIN[4]        ; 6            ;
; DATAIN[5]        ; 6            ;
; DATAIN[6]        ; 6            ;
; DISPLAYF[0]~reg0 ; 2            ;
; DISPLAYF[1]~reg0 ; 2            ;
; DISPLAYF[2]~reg0 ; 2            ;
; DISPLAYF[3]~reg0 ; 2            ;
; DISPLAYF[4]~reg0 ; 2            ;
; DISPLAYF[5]~reg0 ; 2            ;
; DISPLAYF[6]~reg0 ; 2            ;
; DISPLAYE[0]~reg0 ; 2            ;
; DISPLAYE[1]~reg0 ; 2            ;
; DISPLAYE[2]~reg0 ; 2            ;
; DISPLAYE[3]~reg0 ; 2            ;
; DISPLAYE[4]~reg0 ; 2            ;
; DISPLAYE[5]~reg0 ; 2            ;
; DISPLAYE[6]~reg0 ; 2            ;
; DISPLAYD[0]~reg0 ; 2            ;
; DISPLAYD[1]~reg0 ; 2            ;
; DISPLAYD[2]~reg0 ; 2            ;
; DISPLAYD[3]~reg0 ; 2            ;
; DISPLAYD[4]~reg0 ; 2            ;
; DISPLAYD[5]~reg0 ; 2            ;
; DISPLAYD[6]~reg0 ; 2            ;
; DISPLAYC[0]~reg0 ; 2            ;
; DISPLAYC[1]~reg0 ; 2            ;
; DISPLAYC[2]~reg0 ; 2            ;
; DISPLAYC[3]~reg0 ; 2            ;
; DISPLAYC[4]~reg0 ; 2            ;
; DISPLAYC[5]~reg0 ; 2            ;
; DISPLAYC[6]~reg0 ; 2            ;
; DISPLAYB[0]~reg0 ; 2            ;
; DISPLAYB[1]~reg0 ; 2            ;
; DISPLAYB[2]~reg0 ; 2            ;
; DISPLAYB[3]~reg0 ; 2            ;
; DISPLAYB[4]~reg0 ; 2            ;
; DISPLAYB[5]~reg0 ; 2            ;
; DISPLAYB[6]~reg0 ; 2            ;
; DISPLAYA[0]~reg0 ; 2            ;
; DISPLAYA[1]~reg0 ; 2            ;
; DISPLAYA[2]~reg0 ; 2            ;
; DISPLAYA[3]~reg0 ; 2            ;
+------------------+--------------+


+-------------------------------------------------+
; Interconnect Usage Summary                      ;
+--------------------------------------------------
; Interconnect Resource Type ; Usage              ;
+----------------------------+--------------------+
; Output enables             ; 0 / 6 ( 0 % )      ;
; PIA buffers                ; 80 / 288 ( 27 % )  ;
; PIAs                       ; 107 / 288 ( 37 % ) ;
+----------------------------+--------------------+


+-----------------------------------------------------------------------------+
; LAB External Interconnect                                                   ;
+-----------------------------------------------+-----------------------------+
; LAB External Interconnects  (Average = 13.38) ; Number of LABs  (Total = 6) ;
+-----------------------------------------------+-----------------------------+
; 0 - 1                                         ; 2                           ;
; 2 - 3                                         ; 0                           ;
; 4 - 5                                         ; 0                           ;
; 6 - 7                                         ; 0                           ;
; 8 - 9                                         ; 0                           ;
; 10 - 11                                       ; 0                           ;
; 12 - 13                                       ; 0                           ;
; 14 - 15                                       ; 0                           ;
; 16 - 17                                       ; 1                           ;
; 18 - 19                                       ; 5                           ;
+-----------------------------------------------+-----------------------------+


+----------------------------------------------------------------------+
; LAB Macrocells                                                       ;
+----------------------------------------+-----------------------------+
; Number of Macrocells  (Average = 5.25) ; Number of LABs  (Total = 6) ;
+----------------------------------------+-----------------------------+
; 0                                      ; 2                           ;
; 1                                      ; 0                           ;
; 2                                      ; 0                           ;
; 3                                      ; 0                           ;
; 4                                      ; 0                           ;
; 5                                      ; 0                           ;
; 6                                      ; 1                           ;
; 7                                      ; 4                           ;
; 8                                      ; 1                           ;
+----------------------------------------+-----------------------------+


+-------------------------------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection                                                                                              ;
+--------------------------------------------------------------------------------------------------------------------------
; LAB ; Logic Cell ; Input                                                                ; Output                        ;
+-----+------------+----------------------------------------------------------------------+-------------------------------+
;  A  ; LC11       ; DATAIN[6], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYD[6]~reg0, CLK ; DISPLAYD[6], DISPLAYD[6]~reg0 ;
;  A  ; LC13       ; DATAIN[5], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYD[5]~reg0, CLK ; DISPLAYD[5], DISPLAYD[5]~reg0 ;
;  A  ; LC16       ; DATAIN[4], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYD[4]~reg0, CLK ; DISPLAYD[4], DISPLAYD[4]~reg0 ;
;  A  ; LC14       ; DATAIN[3], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYD[3]~reg0, CLK ; DISPLAYD[3], DISPLAYD[3]~reg0 ;
;  A  ; LC8        ; DATAIN[2], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYD[2]~reg0, CLK ; DISPLAYD[2], DISPLAYD[2]~reg0 ;
;  A  ; LC6        ; DATAIN[1], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYD[1]~reg0, CLK ; DISPLAYD[1], DISPLAYD[1]~reg0 ;
;  A  ; LC5        ; DATAIN[0], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYD[0]~reg0, CLK ; DISPLAYD[0], DISPLAYD[0]~reg0 ;
;  A  ; LC3        ; DATAIN[4], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYE[4]~reg0, CLK ; DISPLAYE[4], DISPLAYE[4]~reg0 ;
;  B  ; LC25       ; DATAIN[6], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYE[6]~reg0, CLK ; DISPLAYE[6], DISPLAYE[6]~reg0 ;
;  B  ; LC27       ; DATAIN[5], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYE[5]~reg0, CLK ; DISPLAYE[5], DISPLAYE[5]~reg0 ;
;  B  ; LC29       ; DATAIN[3], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYE[3]~reg0, CLK ; DISPLAYE[3], DISPLAYE[3]~reg0 ;
;  B  ; LC24       ; DATAIN[2], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYE[2]~reg0, CLK ; DISPLAYE[2], DISPLAYE[2]~reg0 ;
;  B  ; LC21       ; DATAIN[1], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYE[1]~reg0, CLK ; DISPLAYE[1], DISPLAYE[1]~reg0 ;
;  B  ; LC19       ; DATAIN[0], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYE[0]~reg0, CLK ; DISPLAYE[0], DISPLAYE[0]~reg0 ;
;  C  ; LC40       ; DATAIN[6], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYF[6]~reg0, CLK ; DISPLAYF[6], DISPLAYF[6]~reg0 ;
;  C  ; LC43       ; DATAIN[5], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYF[5]~reg0, CLK ; DISPLAYF[5], DISPLAYF[5]~reg0 ;
;  C  ; LC46       ; DATAIN[4], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYF[4]~reg0, CLK ; DISPLAYF[4], DISPLAYF[4]~reg0 ;
;  C  ; LC45       ; DATAIN[3], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYF[3]~reg0, CLK ; DISPLAYF[3], DISPLAYF[3]~reg0 ;
;  C  ; LC38       ; DATAIN[2], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYF[2]~reg0, CLK ; DISPLAYF[2], DISPLAYF[2]~reg0 ;
;  C  ; LC37       ; DATAIN[1], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYF[1]~reg0, CLK ; DISPLAYF[1], DISPLAYF[1]~reg0 ;
;  C  ; LC35       ; DATAIN[0], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYF[0]~reg0, CLK ; DISPLAYF[0], DISPLAYF[0]~reg0 ;
;  F  ; LC88       ; DATAIN[6], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYA[6]~reg0, CLK ; DISPLAYA[6], DISPLAYA[6]~reg0 ;
;  F  ; LC86       ; DATAIN[5], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYA[5]~reg0, CLK ; DISPLAYA[5], DISPLAYA[5]~reg0 ;
;  F  ; LC83       ; DATAIN[4], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYA[4]~reg0, CLK ; DISPLAYA[4], DISPLAYA[4]~reg0 ;
;  F  ; LC85       ; DATAIN[3], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYA[3]~reg0, CLK ; DISPLAYA[3], DISPLAYA[3]~reg0 ;
;  F  ; LC91       ; DATAIN[2], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYA[2]~reg0, CLK ; DISPLAYA[2], DISPLAYA[2]~reg0 ;
;  F  ; LC93       ; DATAIN[1], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYA[1]~reg0, CLK ; DISPLAYA[1], DISPLAYA[1]~reg0 ;
;  F  ; LC94       ; DATAIN[0], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYA[0]~reg0, CLK ; DISPLAYA[0], DISPLAYA[0]~reg0 ;
;  G  ; LC104      ; DATAIN[6], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYB[6]~reg0, CLK ; DISPLAYB[6], DISPLAYB[6]~reg0 ;
;  G  ; LC101      ; DATAIN[5], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYB[5]~reg0, CLK ; DISPLAYB[5], DISPLAYB[5]~reg0 ;
;  G  ; LC97       ; DATAIN[4], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYB[4]~reg0, CLK ; DISPLAYB[4], DISPLAYB[4]~reg0 ;
;  G  ; LC99       ; DATAIN[3], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYB[3]~reg0, CLK ; DISPLAYB[3], DISPLAYB[3]~reg0 ;
;  G  ; LC105      ; DATAIN[2], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYB[2]~reg0, CLK ; DISPLAYB[2], DISPLAYB[2]~reg0 ;
;  G  ; LC107      ; DATAIN[1], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYB[1]~reg0, CLK ; DISPLAYB[1], DISPLAYB[1]~reg0 ;
;  G  ; LC109      ; DATAIN[0], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYB[0]~reg0, CLK ; DISPLAYB[0], DISPLAYB[0]~reg0 ;
;  H  ; LC123      ; DATAIN[6], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYC[6]~reg0, CLK ; DISPLAYC[6], DISPLAYC[6]~reg0 ;
;  H  ; LC120      ; DATAIN[5], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYC[5]~reg0, CLK ; DISPLAYC[5], DISPLAYC[5]~reg0 ;
;  H  ; LC117      ; DATAIN[4], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYC[4]~reg0, CLK ; DISPLAYC[4], DISPLAYC[4]~reg0 ;
;  H  ; LC118      ; DATAIN[3], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYC[3]~reg0, CLK ; DISPLAYC[3], DISPLAYC[3]~reg0 ;
;  H  ; LC125      ; DATAIN[2], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYC[2]~reg0, CLK ; DISPLAYC[2], DISPLAYC[2]~reg0 ;
;  H  ; LC126      ; DATAIN[1], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYC[1]~reg0, CLK ; DISPLAYC[1], DISPLAYC[1]~reg0 ;
;  H  ; LC128      ; DATAIN[0], ADDRESS[0], ADDRESS[2], ADDRESS[1], DISPLAYC[0]~reg0, CLK ; DISPLAYC[0], DISPLAYC[0]~reg0 ;
+-----+------------+----------------------------------------------------------------------+-------------------------------+


+------------------+
; Fitter Messages  ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.0 Build 190 1/28/2004 SJ Full Version
    Info: Processing started: Mon May 10 12:02:36 2004
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off VIDEO -c VIDEO
Info: Selected device EPM7128SLC84-15 for design VIDEO
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Mon May 10 12:02:37 2004
    Info: Elapsed time: 00:00:00


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -