⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 vga_800_600.fit.rpt

📁 VGA彩色信号控制器设计:用VHDL语言编写程序
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; 1                        ; 4              ;
; 2                        ; 3              ;
; 3                        ; 1              ;
; 4                        ; 0              ;
; 5                        ; 4              ;
; 6                        ; 0              ;
; 7                        ; 4              ;
; 8                        ; 33             ;
+--------------------------+----------------+


+----------------------------------------------+
; Local Routing Interconnect                   ;
+-----------------------------+----------------+
; Local Routing Interconnects ; Number of LABs ;
+-----------------------------+----------------+
; 0                           ; 177            ;
; 1                           ; 2              ;
; 2                           ; 2              ;
; 3                           ; 5              ;
; 4                           ; 6              ;
; 5                           ; 11             ;
; 6                           ; 9              ;
; 7                           ; 4              ;
+-----------------------------+----------------+


+---------------------------------------------+
; LAB External Interconnect                   ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0 - 1                      ; 171            ;
; 2 - 3                      ; 5              ;
; 4 - 5                      ; 3              ;
; 6 - 7                      ; 5              ;
; 8 - 9                      ; 3              ;
; 10 - 11                    ; 8              ;
; 12 - 13                    ; 6              ;
; 14 - 15                    ; 7              ;
; 16 - 17                    ; 5              ;
; 18 - 19                    ; 3              ;
+----------------------------+----------------+


+------------------------------------------------------------------------------------------+
; Row Interconnect                                                                         ;
+-------------------------------------------------------------------------------------------
; Row   ; Interconnect Used   ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+---------------------+-----------------------------+------------------------------+
;  A    ;  0 / 144 ( 0 % )    ;  0 / 72 ( 0 % )             ;  0 / 72 ( 0 % )              ;
;  B    ;  92 / 144 ( 63 % )  ;  1 / 72 ( 1 % )             ;  16 / 72 ( 22 % )            ;
;  C    ;  0 / 144 ( 0 % )    ;  1 / 72 ( 1 % )             ;  0 / 72 ( 0 % )              ;
;  D    ;  0 / 144 ( 0 % )    ;  0 / 72 ( 0 % )             ;  0 / 72 ( 0 % )              ;
;  E    ;  0 / 144 ( 0 % )    ;  0 / 72 ( 0 % )             ;  0 / 72 ( 0 % )              ;
;  F    ;  81 / 144 ( 56 % )  ;  1 / 72 ( 1 % )             ;  8 / 72 ( 11 % )             ;
; Total ;  173 / 864 ( 20 % ) ;  3 / 432 ( < 1 % )          ;  24 / 432 ( 5 % )            ;
+-------+---------------------+-----------------------------+------------------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 24 ( 0 % )   ;
; 2     ;  2 / 24 ( 8 % )   ;
; 3     ;  1 / 24 ( 4 % )   ;
; 4     ;  1 / 24 ( 4 % )   ;
; 5     ;  1 / 24 ( 4 % )   ;
; 6     ;  1 / 24 ( 4 % )   ;
; 7     ;  1 / 24 ( 4 % )   ;
; 8     ;  1 / 24 ( 4 % )   ;
; 9     ;  0 / 24 ( 0 % )   ;
; 10    ;  1 / 24 ( 4 % )   ;
; 11    ;  0 / 24 ( 0 % )   ;
; 12    ;  1 / 24 ( 4 % )   ;
; 13    ;  1 / 24 ( 4 % )   ;
; 14    ;  0 / 24 ( 0 % )   ;
; 15    ;  1 / 24 ( 4 % )   ;
; 16    ;  0 / 24 ( 0 % )   ;
; 17    ;  0 / 24 ( 0 % )   ;
; 18    ;  0 / 24 ( 0 % )   ;
; 19    ;  0 / 24 ( 0 % )   ;
; 20    ;  1 / 24 ( 4 % )   ;
; 21    ;  2 / 24 ( 8 % )   ;
; 22    ;  1 / 24 ( 4 % )   ;
; 23    ;  3 / 24 ( 12 % )  ;
; 24    ;  1 / 24 ( 4 % )   ;
; 25    ;  2 / 24 ( 8 % )   ;
; 26    ;  1 / 24 ( 4 % )   ;
; 27    ;  2 / 24 ( 8 % )   ;
; 28    ;  0 / 24 ( 0 % )   ;
; 29    ;  3 / 24 ( 12 % )  ;
; 30    ;  1 / 24 ( 4 % )   ;
; 31    ;  6 / 24 ( 25 % )  ;
; 32    ;  2 / 24 ( 8 % )   ;
; 33    ;  7 / 24 ( 29 % )  ;
; 34    ;  0 / 24 ( 0 % )   ;
; 35    ;  0 / 24 ( 0 % )   ;
; 36    ;  1 / 24 ( 4 % )   ;
; Total ;  45 / 864 ( 5 % ) ;
+-------+-------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 48 ( 0 % )   ;
; Total ;  0 / 48 ( 0 % )   ;
+-------+-------------------+


+-----------------------------------------------------+
; Fitter Resource Usage Summary                       ;
+------------------------------------------------------
; Resource                     ; Usage                ;
+------------------------------+----------------------+
; Logic cells                  ; 325 / 1,728 ( 18 % ) ;
; Registers                    ; 109 / 1,728 ( 6 % )  ;
; Logic cells in carry chains  ; 49                   ;
; User inserted logic cells    ; 0                    ;
; I/O pins                     ; 8 / 102 ( 7 % )      ;
;     -- Clock pins            ; 0                    ;
;     -- Dedicated input pins  ; 0 / 4 ( 0 % )        ;
; Global signals               ; 2                    ;
; EABs                         ; 0 / 6 ( 0 % )        ;
; Total memory bits            ; 0 / 24,576 ( 0 % )   ;
; Total RAM block bits         ; 0 / 24,576 ( 0 % )   ;
; Maximum fan-out node         ; clk_50M              ;
; Maximum fan-out              ; 83                   ;
; Total fan-out                ; 1193                 ;
; Average fan-out              ; 3.58                 ;
+------------------------------+----------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                        ;
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Compilation Hierarchy Node                ; Logic Cells ; Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                       ;
+-------------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------+
; |img                                      ; 325 (1)     ; 109       ; 0           ; 8    ; 216 (1)      ; 1 (0)             ; 108 (0)          ; 49 (0)          ; |img                                                                      ;
;    |choose:u2|                            ; 12 (12)     ; 0         ; 0           ; 0    ; 12 (12)      ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |img|choose:u2                                                            ;
;    |gepan:u3|                             ; 50 (50)     ; 7         ; 0           ; 0    ; 43 (43)      ; 1 (1)             ; 6 (6)            ; 0 (0)           ; |img|gepan:u3                                                             ;
;    |move:u5|                              ; 150 (130)   ; 54        ; 0           ; 0    ; 96 (90)      ; 0 (0)             ; 54 (40)          ; 20 (0)          ; |img|move:u5                                                              ;
;       |lpm_add_sub:i_rtl_6|               ; 6 (0)       ; 0         ; 0           ; 0    ; 6 (0)        ; 0 (0)             ; 0 (0)            ; 6 (0)           ; |img|move:u5|lpm_add_sub:i_rtl_6                                          ;
;          |addcore:adder|                  ; 6 (0)       ; 0         ; 0           ; 0    ; 6 (0)        ; 0 (0)             ; 0 (0)            ; 6 (0)           ; |img|move:u5|lpm_add_sub:i_rtl_6|addcore:adder                            ;
;             |a_csnbuffer:result_node|     ; 6 (6)       ; 0         ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; |img|move:u5|lpm_add_sub:i_rtl_6|addcore:adder|a_csnbuffer:result_node    ;
;       |lpm_counter:a_rtl_4|               ; 9 (0)       ; 9         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 9 (0)            ; 9 (0)           ; |img|move:u5|lpm_counter:a_rtl_4                                          ;
;          |alt_counter_f10ke:wysi_counter| ; 9 (9)       ; 9         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |img|move:u5|lpm_counter:a_rtl_4|alt_counter_f10ke:wysi_counter           ;
;       |lpm_counter:cnt_rtl_2|             ; 5 (0)       ; 5         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 5 (0)            ; 5 (0)           ; |img|move:u5|lpm_counter:cnt_rtl_2                                        ;
;          |alt_counter_f10ke:wysi_counter| ; 5 (5)       ; 5         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 5 (5)           ; |img|move:u5|lpm_counter:cnt_rtl_2|alt_counter_f10ke:wysi_counter         ;
;    |number:u4|                            ; 64 (55)     ; 23        ; 0           ; 0    ; 41 (41)      ; 0 (0)             ; 23 (14)          ; 9 (0)           ; |img|number:u4                                                            ;
;       |lpm_counter:cc_rtl_5|              ; 5 (0)       ; 5         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 5 (0)            ; 5 (0)           ; |img|number:u4|lpm_counter:cc_rtl_5                                       ;
;          |alt_counter_f10ke:wysi_counter| ; 5 (5)       ; 5         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 5 (5)           ; |img|number:u4|lpm_counter:cc_rtl_5|alt_counter_f10ke:wysi_counter        ;
;       |lpm_counter:cnt_rtl_3|             ; 4 (0)       ; 4         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 4 (0)            ; 4 (0)           ; |img|number:u4|lpm_counter:cnt_rtl_3                                      ;
;          |alt_counter_f10ke:wysi_counter| ; 4 (4)       ; 4         ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 4 (4)           ; |img|number:u4|lpm_counter:cnt_rtl_3|alt_counter_f10ke:wysi_counter       ;
;    |vga_800_600:u1|                       ; 48 (21)     ; 25        ; 0           ; 0    ; 23 (16)      ; 0 (0)             ; 25 (5)           ; 20 (0)          ; |img|vga_800_600:u1                                                       ;
;       |lpm_counter:hcnt_rtl_0|            ; 12 (0)      ; 10        ; 0           ; 0    ; 2 (0)        ; 0 (0)             ; 10 (0)           ; 10 (0)          ; |img|vga_800_600:u1|lpm_counter:hcnt_rtl_0                                ;
;          |alt_counter_f10ke:wysi_counter| ; 12 (12)     ; 10        ; 0           ; 0    ; 2 (2)        ; 0 (0)             ; 10 (10)          ; 10 (10)         ; |img|vga_800_600:u1|lpm_counter:hcnt_rtl_0|alt_counter_f10ke:wysi_counter ;
;       |lpm_counter:vcnt_rtl_1|            ; 15 (0)      ; 10        ; 0           ; 0    ; 5 (0)        ; 0 (0)             ; 10 (0)           ; 10 (0)          ; |img|vga_800_600:u1|lpm_counter:vcnt_rtl_1                                ;
;          |alt_counter_f10ke:wysi_counter| ; 15 (15)     ; 10        ; 0           ; 0    ; 5 (5)        ; 0 (0)             ; 10 (10)          ; 10 (10)         ; |img|vga_800_600:u1|lpm_counter:vcnt_rtl_1|alt_counter_f10ke:wysi_counter ;
+-------------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------+


+----------------------------------+
; Delay Chain Summary              ;
+-----------------------------------
; Name    ; Pin Type ; Pad to Core ;
+---------+----------+-------------+
; clk_50M ; Input    ; OFF         ;
; s[1]    ; Input    ; OFF         ;
; s[0]    ; Input    ; OFF         ;
; hs_out  ; Output   ; OFF         ;
; vs_out  ; Output   ; OFF         ;
; r_out   ; Output   ; OFF         ;
; g_out   ; Output   ; OFF         ;
; b_out   ; Output   ; OFF         ;
+---------+----------+-------------+


+---------------+
; Pin-Out File  ;
+---------------+
The pin-out file can be found in C:/Documents and Settings/刘峰 /桌面/vga/vga_800_600/vga_800_600.pin.


+------------------+
; Fitter Messages  ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.0 Build 214 3/25/2004 Service Pack 1 SJ Full Version
    Info: Processing started: Fri Dec 09 01:21:46 2005
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off vga_800_600 -c vga_800_600
Info: Selected device EP1K30TC144-3 for design vga_800_600
Info: Timing requirements not specified -- optimizing all clocks equally to maximize operation frequency
Info: Inserted 1 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Fri Dec 09 2005 at 01:21:48
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time = 3 seconds
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time = 1 seconds
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Fri Dec 09 01:21:56 2005
    Info: Elapsed time: 00:00:09


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -