⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 counter6.fit.rpt

📁 简易数字钟: 采用分成次设计
💻 RPT
📖 第 1 页 / 共 5 页
字号:

+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                              ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+--------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                          ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+--------------------------------------------------------------+
; |clock                     ; 71 (0)      ; 24           ; 0           ; 28   ; 0            ; 47 (0)       ; 0 (0)             ; 24 (0)           ; 0 (0)           ; |clock                                                       ;
;    |counter24:inst2|       ; 23 (3)      ; 8            ; 0           ; 0    ; 0            ; 15 (3)       ; 0 (0)             ; 8 (0)            ; 0 (0)           ; |clock|counter24:inst2                                       ;
;       |74161:inst1|        ; 10 (0)      ; 4            ; 0           ; 0    ; 0            ; 6 (0)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter24:inst2|74161:inst1                           ;
;          |f74161:sub|      ; 10 (10)     ; 4            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 4 (4)            ; 0 (0)           ; |clock|counter24:inst2|74161:inst1|f74161:sub                ;
;       |74161:inst5|        ; 10 (0)      ; 4            ; 0           ; 0    ; 0            ; 6 (0)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter24:inst2|74161:inst5                           ;
;          |f74161:sub|      ; 10 (10)     ; 4            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 4 (4)            ; 0 (0)           ; |clock|counter24:inst2|74161:inst5|f74161:sub                ;
;    |counter60:inst1|       ; 24 (0)      ; 8            ; 0           ; 0    ; 0            ; 16 (0)       ; 0 (0)             ; 8 (0)            ; 0 (0)           ; |clock|counter60:inst1                                       ;
;       |counter10:inst1|    ; 12 (2)      ; 4            ; 0           ; 0    ; 0            ; 8 (2)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter60:inst1|counter10:inst1                       ;
;          |74161:inst|      ; 10 (0)      ; 4            ; 0           ; 0    ; 0            ; 6 (0)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter60:inst1|counter10:inst1|74161:inst            ;
;             |f74161:sub|   ; 10 (10)     ; 4            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 4 (4)            ; 0 (0)           ; |clock|counter60:inst1|counter10:inst1|74161:inst|f74161:sub ;
;       |counter6:inst|      ; 12 (2)      ; 4            ; 0           ; 0    ; 0            ; 8 (2)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter60:inst1|counter6:inst                         ;
;          |74161:inst|      ; 10 (0)      ; 4            ; 0           ; 0    ; 0            ; 6 (0)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter60:inst1|counter6:inst|74161:inst              ;
;             |f74161:sub|   ; 10 (10)     ; 4            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 4 (4)            ; 0 (0)           ; |clock|counter60:inst1|counter6:inst|74161:inst|f74161:sub   ;
;    |counter60:inst|        ; 24 (0)      ; 8            ; 0           ; 0    ; 0            ; 16 (0)       ; 0 (0)             ; 8 (0)            ; 0 (0)           ; |clock|counter60:inst                                        ;
;       |counter10:inst1|    ; 12 (2)      ; 4            ; 0           ; 0    ; 0            ; 8 (2)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter60:inst|counter10:inst1                        ;
;          |74161:inst|      ; 10 (0)      ; 4            ; 0           ; 0    ; 0            ; 6 (0)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter60:inst|counter10:inst1|74161:inst             ;
;             |f74161:sub|   ; 10 (10)     ; 4            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 4 (4)            ; 0 (0)           ; |clock|counter60:inst|counter10:inst1|74161:inst|f74161:sub  ;
;       |counter6:inst|      ; 12 (2)      ; 4            ; 0           ; 0    ; 0            ; 8 (2)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter60:inst|counter6:inst                          ;
;          |74161:inst|      ; 10 (0)      ; 4            ; 0           ; 0    ; 0            ; 6 (0)        ; 0 (0)             ; 4 (0)            ; 0 (0)           ; |clock|counter60:inst|counter6:inst|74161:inst               ;
;             |f74161:sub|   ; 10 (10)     ; 4            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 4 (4)            ; 0 (0)           ; |clock|counter60:inst|counter6:inst|74161:inst|f74161:sub    ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+--------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------------------------------------------------+
; Delay Chain Summary                                                             ;
+--------+----------+---------------+---------------+-----------------------+-----+
; Name   ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+--------+----------+---------------+---------------+-----------------------+-----+
; ENP    ; Input    ; ON            ; ON            ; --                    ; --  ;
; CLK    ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; ENT    ; Input    ; ON            ; ON            ; --                    ; --  ;
; RCO    ; Output   ; --            ; --            ; --                    ; --  ;
; QHH[3] ; Output   ; --            ; --            ; --                    ; --  ;
; QHH[2] ; Output   ; --            ; --            ; --                    ; --  ;
; QHH[1] ; Output   ; --            ; --            ; --                    ; --  ;
; QHH[0] ; Output   ; --            ; --            ; --                    ; --  ;
; QHL[3] ; Output   ; --            ; --            ; --                    ; --  ;
; QHL[2] ; Output   ; --            ; --            ; --                    ; --  ;
; QHL[1] ; Output   ; --            ; --            ; --                    ; --  ;
; QHL[0] ; Output   ; --            ; --            ; --                    ; --  ;
; QMH[3] ; Output   ; --            ; --            ; --                    ; --  ;
; QMH[2] ; Output   ; --            ; --            ; --                    ; --  ;
; QMH[1] ; Output   ; --            ; --            ; --                    ; --  ;
; QMH[0] ; Output   ; --            ; --            ; --                    ; --  ;
; QML[3] ; Output   ; --            ; --            ; --                    ; --  ;
; QML[2] ; Output   ; --            ; --            ; --                    ; --  ;
; QML[1] ; Output   ; --            ; --            ; --                    ; --  ;
; QML[0] ; Output   ; --            ; --            ; --                    ; --  ;
; QSH[3] ; Output   ; --            ; --            ; --                    ; --  ;
; QSH[2] ; Output   ; --            ; --            ; --                    ; --  ;
; QSH[1] ; Output   ; --            ; --            ; --                    ; --  ;
; QSH[0] ; Output   ; --            ; --            ; --                    ; --  ;
; QSL[3] ; Output   ; --            ; --            ; --                    ; --  ;
; QSL[2] ; Output   ; --            ; --            ; --                    ; --  ;
; QSL[1] ; Output   ; --            ; --            ; --                    ; --  ;
; QSL[0] ; Output   ; --            ; --            ; --                    ; --  ;
+--------+----------+---------------+---------------+-----------------------+-----+


+-------------------------------------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                                                  ;
+-------------------------------------------------------------------+-------------------+---------+
; Source Pin / Fanout                                               ; Pad To Core Index ; Setting ;
+-------------------------------------------------------------------+-------------------+---------+
; ENP                                                               ;                   ;         ;
;      - counter24:inst2|74161:inst1|f74161:sub|110                 ; 0                 ; ON      ;
;      - counter24:inst2|74161:inst5|f74161:sub|110                 ; 0                 ; ON      ;
;      - counter60:inst1|counter6:inst|74161:inst|f74161:sub|110    ; 0                 ; ON      ;
;      - counter60:inst1|counter10:inst1|74161:inst|f74161:sub|110  ; 0                 ; ON      ;
;      - counter60:inst|counter6:inst|74161:inst|f74161:sub|110     ; 0                 ; ON      ;
;      - counter60:inst|counter10:inst1|74161:inst|f74161:sub|110   ; 0                 ; ON      ;
;      - counter24:inst2|74161:inst5|f74161:sub|90~3                ; 0                 ; ON      ;
;      - counter24:inst2|74161:inst1|f74161:sub|90~3                ; 0                 ; ON      ;
;      - counter24:inst2|74161:inst1|f74161:sub|97~3                ; 0                 ; ON      ;
;      - counter24:inst2|74161:inst1|f74161:sub|78~3                ; 0                 ; ON      ;
;      - counter24:inst2|74161:inst5|f74161:sub|97~3                ; 0                 ; ON      ;
;      - counter24:inst2|74161:inst5|f74161:sub|78~3                ; 0                 ; ON      ;
;      - counter60:inst1|counter6:inst|74161:inst|f74161:sub|97~3   ; 0                 ; ON      ;
;      - counter60:inst1|counter6:inst|74161:inst|f74161:sub|90~3   ; 0                 ; ON      ;
;      - counter60:inst1|counter6:inst|74161:inst|f74161:sub|78~3   ; 0                 ; ON      ;
;      - counter60:inst1|counter10:inst1|74161:inst|f74161:sub|97~3 ; 0                 ; ON      ;
;      - counter60:inst1|counter10:inst1|74161:inst|f74161:sub|90~3 ; 0                 ; ON      ;
;      - counter60:inst1|counter10:inst1|74161:inst|f74161:sub|78~3 ; 0                 ; ON      ;
;      - counter60:inst|counter6:inst|74161:inst|f74161:sub|97~3    ; 0                 ; ON      ;
;      - counter60:inst|counter6:inst|74161:inst|f74161:sub|90~3    ; 0                 ; ON      ;
;      - counter60:inst|counter6:inst|74161:inst|f74161:sub|78~3    ; 0                 ; ON      ;
;      - counter60:inst|counter10:inst1|74161:inst|f74161:sub|97~3  ; 0                 ; ON      ;
;      - counter60:inst|counter10:inst1|74161:inst|f74161:sub|90~3  ; 0                 ; ON      ;
;      - counter60:inst|counter10:inst1|74161:inst|f74161:sub|78~3  ; 0                 ; ON      ;
; CLK                                                               ;                   ;         ;
;      - counter60:inst|counter10:inst1|74161:inst|f74161:sub|110   ; 0                 ; OFF     ;
;      - counter60:inst|counter6:inst|74161:inst|f74161:sub|110     ; 0                 ; OFF     ;
;      - counter60:inst1|counter10:inst1|74161:inst|f74161:sub|110  ; 0                 ; OFF     ;
;      - counter60:inst1|counter6:inst|74161:inst|f74161:sub|110    ; 0                 ; OFF     ;
;      - counter24:inst2|74161:inst5|f74161:sub|110                 ; 0                 ; OFF     ;
;      - counter24:inst2|74161:inst5|f74161:sub|87                  ; 0                 ; OFF     ;
;      - counter24:inst2|74161:inst1|f74161:sub|110                 ; 0                 ; OFF     ;
;      - counter24:inst2|74161:inst1|f74161:sub|87                  ; 0                 ; OFF     ;
;      - counter24:inst2|74161:inst1|f74161:sub|99                  ; 0                 ; OFF     ;
;      - counter24:inst2|74161:inst1|f74161:sub|9                   ; 0                 ; OFF     ;
;      - counter24:inst2|74161:inst5|f74161:sub|99                  ; 0                 ; OFF     ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -