📄 freqm.tan.rpt
字号:
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; dispselector:inst|POS[2] ; dispselector:inst|POS[2] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; dispselector:inst|POS[0] ; dispselector:inst|POS[1] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; dispselector:inst|POS[1] ; dispselector:inst|POS[1] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; dispselector:inst|POS[2] ; dispselector:inst|POS[1] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; dispselector:inst|POS[0] ; dispselector:inst|POS[0] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; dispselector:inst|POS[1] ; dispselector:inst|POS[0] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; dispselector:inst|POS[2] ; dispselector:inst|POS[0] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[0] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[1] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[2] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[3] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[8] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[7] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[6] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[5] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[4] ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|clk_o ; divider1000:inst2|clk_o ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[0] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[1] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[2] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[3] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[8] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[7] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[6] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[5] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[4] ; divider1000:inst2|counter[4] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[0] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[1] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[2] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[3] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[8] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[7] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[6] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[5] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[4] ; divider1000:inst2|counter[5] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[0] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[1] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[2] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[3] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[8] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[7] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[6] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[5] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[4] ; divider1000:inst2|counter[6] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[0] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[1] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[2] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[3] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[8] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[7] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[6] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[5] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[4] ; divider1000:inst2|counter[7] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[0] ; divider1000:inst2|counter[8] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; divider1000:inst2|counter[1] ; divider1000:inst2|counter[8] ; CLK ; CLK ; None ; None ; None ;
; N/A ; 76.92 MHz ( per
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -