📄 seg7_b.pin
字号:
-- Copyright (C) 1991-2005 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC : Dedicated power pin, which MUST be connected to VCC.
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor.
-- NON_MIGRATABLE: This pin cannot be migrated.
---------------------------------------------------------------------------------
Quartus II Version 5.1 Build 176 10/26/2005 SJ Full Version
CHIP "seg7_b" ASSIGNED TO AN: EPM7128SLC84-15
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND+ : 1 : : : : :
GND+ : 2 : : : : :
VCCINT : 3 : power : : 5.0V : :
b2[1] : 4 : output : TTL : : : N
b2[0] : 5 : output : TTL : : : N
b2[4] : 6 : output : TTL : : : N
GND : 7 : gnd : : : :
b2[5] : 8 : output : TTL : : : N
b2[6] : 9 : output : TTL : : : N
b2[3] : 10 : output : TTL : : : N
b2[2] : 11 : output : TTL : : : N
c2[3] : 12 : output : TTL : : : N
VCCIO : 13 : power : : 5.0V : :
TDI : 14 : input : TTL : : : N
c2[0] : 15 : output : TTL : : : N
catn[0] : 16 : output : TTL : : : N
catn[1] : 17 : output : TTL : : : N
catn[2] : 18 : output : TTL : : : N
GND : 19 : gnd : : : :
catn[3] : 20 : output : TTL : : : N
catn[4] : 21 : output : TTL : : : N
catn[5] : 22 : output : TTL : : : N
TMS : 23 : input : TTL : : : N
RESERVED_INPUT : 24 : : : : :
RESERVED_INPUT : 25 : : : : :
VCCIO : 26 : power : : 5.0V : :
RESERVED_INPUT : 27 : : : : :
RESERVED_INPUT : 28 : : : : :
RESERVED_INPUT : 29 : : : : :
c2[2] : 30 : output : TTL : : : N
c2[1] : 31 : output : TTL : : : N
GND : 32 : gnd : : : :
a2[2] : 33 : input : TTL : : : N
RESERVED_INPUT : 34 : : : : :
RESERVED_INPUT : 35 : : : : :
RESERVED_INPUT : 36 : : : : :
RESERVED_INPUT : 37 : : : : :
VCCIO : 38 : power : : 5.0V : :
RESERVED_INPUT : 39 : : : : :
RESERVED_INPUT : 40 : : : : :
RESERVED_INPUT : 41 : : : : :
GND : 42 : gnd : : : :
VCCINT : 43 : power : : 5.0V : :
RESERVED_INPUT : 44 : : : : :
RESERVED_INPUT : 45 : : : : :
RESERVED_INPUT : 46 : : : : :
GND : 47 : gnd : : : :
RESERVED_INPUT : 48 : : : : :
RESERVED_INPUT : 49 : : : : :
RESERVED_INPUT : 50 : : : : :
RESERVED_INPUT : 51 : : : : :
a2[1] : 52 : input : TTL : : : N
VCCIO : 53 : power : : 5.0V : :
RESERVED_INPUT : 54 : : : : :
RESERVED_INPUT : 55 : : : : :
RESERVED_INPUT : 56 : : : : :
RESERVED_INPUT : 57 : : : : :
RESERVED_INPUT : 58 : : : : :
GND : 59 : gnd : : : :
RESERVED_INPUT : 60 : : : : :
a2[3] : 61 : input : TTL : : : N
TCK : 62 : input : TTL : : : N
RESERVED_INPUT : 63 : : : : :
RESERVED_INPUT : 64 : : : : :
RESERVED_INPUT : 65 : : : : :
VCCIO : 66 : power : : 5.0V : :
RESERVED_INPUT : 67 : : : : :
RESERVED_INPUT : 68 : : : : :
RESERVED_INPUT : 69 : : : : :
RESERVED_INPUT : 70 : : : : :
TDO : 71 : output : TTL : : : N
GND : 72 : gnd : : : :
RESERVED_INPUT : 73 : : : : :
RESERVED_INPUT : 74 : : : : :
RESERVED_INPUT : 75 : : : : :
RESERVED_INPUT : 76 : : : : :
RESERVED_INPUT : 77 : : : : :
VCCIO : 78 : power : : 5.0V : :
RESERVED_INPUT : 79 : : : : :
RESERVED_INPUT : 80 : : : : :
a2[0] : 81 : input : TTL : : : N
GND : 82 : gnd : : : :
GND+ : 83 : : : : :
GND+ : 84 : : : : :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -