⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 itemnew3_2.fit.rpt

📁 项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 59       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 60       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 61       ; 49         ; 2        ; num_clk[17]    ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 62       ; 50         ; 2        ; num_clk[16]    ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 63       ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 64       ; 51         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 65       ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 66       ; 52         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 67       ; 53         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 68       ; 54         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 69       ; 55         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 70       ; 56         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 71       ; 57         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 72       ; 58         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 73       ; 59         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 74       ; 60         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 75       ; 61         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 76       ; 62         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 77       ; 63         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 78       ; 64         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 79       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 81       ; 65         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 82       ; 66         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 83       ; 67         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 84       ; 68         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 85       ; 69         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 86       ; 70         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 87       ; 71         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 88       ; 72         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 89       ; 73         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 90       ; 74         ; 2        ; int0           ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 91       ; 75         ; 2        ; num_clk[5]     ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 92       ; 76         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 93       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 94       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 95       ; 77         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 96       ; 78         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 97       ; 79         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 98       ; 80         ; 2        ; num_clk[15]    ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 99       ; 81         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 100      ; 82         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                 ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; |itemnew3_2                ; 68 (68)     ; 60           ; 0          ; 32   ; 0            ; 8 (8)        ; 29 (29)           ; 31 (31)          ; 29 (29)         ; 0 (0)      ; |itemnew3_2         ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------+
; Delay Chain Summary                    ;
+-------------+----------+---------------+
; Name        ; Pin Type ; Pad to Core 0 ;
+-------------+----------+---------------+
; a           ; Input    ; 0             ;
; clk         ; Input    ; 0             ;
; num_a[0]    ; Output   ; --            ;
; num_a[1]    ; Output   ; --            ;
; num_a[2]    ; Output   ; --            ;
; num_a[3]    ; Output   ; --            ;
; num_a[4]    ; Output   ; --            ;
; num_a[5]    ; Output   ; --            ;
; num_a[6]    ; Output   ; --            ;
; num_a[7]    ; Output   ; --            ;
; num_clk[0]  ; Output   ; --            ;
; num_clk[1]  ; Output   ; --            ;
; num_clk[2]  ; Output   ; --            ;
; num_clk[3]  ; Output   ; --            ;
; num_clk[4]  ; Output   ; --            ;
; num_clk[5]  ; Output   ; --            ;
; num_clk[6]  ; Output   ; --            ;
; num_clk[7]  ; Output   ; --            ;
; num_clk[8]  ; Output   ; --            ;
; num_clk[9]  ; Output   ; --            ;
; num_clk[10] ; Output   ; --            ;
; num_clk[11] ; Output   ; --            ;
; num_clk[12] ; Output   ; --            ;
; num_clk[13] ; Output   ; --            ;
; num_clk[14] ; Output   ; --            ;
; num_clk[15] ; Output   ; --            ;
; num_clk[16] ; Output   ; --            ;
; num_clk[17] ; Output   ; --            ;
; num_clk[18] ; Output   ; --            ;
; num_clk[19] ; Output   ; --            ;
; num_clk[20] ; Output   ; --            ;
; int0        ; Output   ; --            ;
+-------------+----------+---------------+


+---------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                     ;
+--------------+-------------+---------+---------------------------+--------+----------------------+------------------+
; Name         ; Location    ; Fan-Out ; Usage                     ; Global ; Global Resource Used ; Global Line Name ;
+--------------+-------------+---------+---------------------------+--------+----------------------+------------------+
; \p_b:lastone ; LC_X3_Y1_N5 ; 31      ; Clock enable              ; no     ; --                   ; --               ;
; a            ; PIN_14      ; 39      ; Clock                     ; yes    ; Global clock         ; GCLK1            ;
; clk          ; PIN_12      ; 21      ; Clock                     ; yes    ; Global clock         ; GCLK0            ;
; once         ; LC_X4_Y4_N2 ; 31      ; Async. clear, Async. load ; yes    ; Global clock         ; GCLK3            ;
; rtl~0        ; LC_X4_Y2_N7 ; 1       ; Async. clear              ; no     ; --                   ; --               ;
+--------------+-------------+---------+---------------------------+--------+----------------------+------------------+


+------------------------------------------------------------------------+
; Global & Other Fast Signals                                            ;
+------+-------------+---------+----------------------+------------------+
; Name ; Location    ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+-------------+---------+----------------------+------------------+
; a    ; PIN_14      ; 39      ; Global clock         ; GCLK1            ;
; clk  ; PIN_12      ; 21      ; Global clock         ; GCLK0            ;
; once ; LC_X4_Y4_N2 ; 31      ; Global clock         ; GCLK3            ;
+------+-------------+---------+----------------------+------------------+


+--------------------------------------+
; Non-Global High Fan-Out Signals      ;
+----------------------------+---------+
; Name                       ; Fan-Out ;
+----------------------------+---------+
; \p_b:lastone               ; 31      ;
; ~GND                       ; 7       ;
; num_clk_s[14]~204          ; 5       ;
; num_clk_s[9]~184           ; 5       ;
; num_clk_s[4]~164           ; 5       ;
; num_clk_s[20]              ; 3       ;
; num_clk_s[19]              ; 3       ;
; num_clk_s[18]              ; 3       ;
; num_clk_s[17]              ; 3       ;
; num_clk_s[16]              ; 3       ;
; num_clk_s[15]              ; 3       ;
; num_clk_s[14]              ; 3       ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -