iic.tan.rpt
来自「VHDL基础的编程源代码」· RPT 代码 · 共 281 行 · 第 1/5 页
RPT
281 行
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; iic_controller:inst2|send_data[0] ; iic_controller:inst2|sda_out ; clock_24M ; clock_24M ; None ; None ; 12.700 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; iic_controller:inst2|send_data[4] ; iic_controller:inst2|sda_out ; clock_24M ; clock_24M ; None ; None ; 12.700 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; iic_controller:inst2|send_data[6] ; iic_controller:inst2|sda_out ; clock_24M ; clock_24M ; None ; None ; 12.700 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; iic_controller:inst2|send_data[3] ; iic_controller:inst2|sda_out ; clock_24M ; clock_24M ; None ; None ; 12.700 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; iic_controller:inst2|send_data[2] ; iic_controller:inst2|sda_out ; clock_24M ; clock_24M ; None ; None ; 12.700 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_app:inst|data_write ; iic_app:inst|disp[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_app:inst|rd ; iic_app:inst|disp[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|acked ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[1] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[2] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[3] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[0] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[3] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[2] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[1] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[0] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|data_write ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|acked ; iic_controller:inst2|currentState[3] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[1] ; iic_controller:inst2|currentState[3] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[2] ; iic_controller:inst2|currentState[3] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[0] ; iic_controller:inst2|currentState[3] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[3] ; iic_controller:inst2|currentState[3] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[2] ; iic_controller:inst2|currentState[3] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[1] ; iic_controller:inst2|currentState[3] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[0] ; iic_controller:inst2|currentState[3] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|acked ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[1] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[2] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[3] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|currentState[0] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[3] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[2] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[1] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 80.00 MHz ( period = 12.500 ns ) ; iic_controller:inst2|bit_index[0] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 8.000 ns ;
; N/A ; 81.97 MHz ( period = 12.200 ns ) ; iic_app:inst|currentState[1] ; iic_app:inst|disp[0] ; clock_24M ; clock_24M ; None ; None ; 7.700 ns ;
; N/A ; 81.97 MHz ( period = 12.200 ns ) ; iic_app:inst|currentState[0] ; iic_app:inst|disp[0] ; clock_24M ; clock_24M ; None ; None ; 7.700 ns ;
; N/A ; 82.64 MHz ( period = 12.100 ns ) ; iic_app:inst|data_out[0] ; iic_app:inst|disp[0] ; clock_24M ; clock_24M ; None ; None ; 7.600 ns ;
; N/A ; 82.64 MHz ( period = 12.100 ns ) ; iic_controller:inst2|data_out[0] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 7.600 ns ;
; N/A ; 83.33 MHz ( period = 12.000 ns ) ; iic_app:inst|data_buffer[0] ; iic_app:inst|disp[0] ; clock_24M ; clock_24M ; None ; None ; 7.500 ns ;
; N/A ; 83.33 MHz ( period = 12.000 ns ) ; iic_controller:inst2|send_data[0] ; iic_controller:inst2|send_data[0] ; clock_24M ; clock_24M ; None ; None ; 7.500 ns ;
; N/A ; 83.33 MHz ( period = 12.000 ns ) ; iic_controller:inst2|nextState[1] ; iic_controller:inst2|currentState[1] ; clock_24M ; clock_24M ; None ; None ; 7.500 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|bit_index[1] ; iic_controller:inst2|send_data[5] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|bit_index[0] ; iic_controller:inst2|send_data[5] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|data_write ; iic_controller:inst2|send_data[5] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|acked ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|currentState[1] ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|currentState[2] ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|currentState[3] ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|currentState[0] ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|bit_index[3] ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|bit_index[2] ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|bit_index[1] ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|bit_index[0] ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|data_write ; iic_controller:inst2|send_data[7] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|currentState[1] ; iic_controller:inst2|nextState[1] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|currentState[2] ; iic_controller:inst2|nextState[1] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
; N/A ; 86.21 MHz ( period = 11.600 ns ) ; iic_controller:inst2|currentState[3] ; iic_controller:inst2|nextState[1] ; clock_24M ; clock_24M ; None ; None ; 7.100 ns ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?