iic.tan.rpt

来自「VHDL基础的编程源代码」· RPT 代码 · 共 281 行 · 第 1/5 页

RPT
281
字号
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|send_data[2]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|send_data[3]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|send_data[1]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|send_data[6]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|send_data[4]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|send_data[5]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|send_data[7]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|nextState[1]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|nextState[2]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|nextState[3]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|nextState[0]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|bit_index[0]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|bit_index[1]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|bit_index[2]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|bit_index[3]            ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|currentState[0]         ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|currentState[2]         ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 43.10 MHz ( period = 23.200 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|acked                   ; clock_24M  ; clock_24M ; None                        ; None                      ; 7.100 ns                ;
; N/A                                     ; 46.30 MHz ( period = 21.600 ns )                    ; iic_app:inst|rd                              ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 46.30 MHz ( period = 21.600 ns )                    ; iic_app:inst|rd                              ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|data_out[2]             ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|data_out[3]             ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|data_out[1]             ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|data_out[6]             ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|data_out[4]             ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|data_out[0]             ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|data_out[5]             ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|data_out[7]             ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|send_devaddr_again_flag ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 46.73 MHz ( period = 21.400 ns )                    ; iic_controller:inst2|scl                     ; iic_controller:inst2|stop                    ; clock_24M  ; clock_24M ; None                        ; None                      ; 6.200 ns                ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; iic_app:inst|wr                              ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 12.900 ns               ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; iic_app:inst|wr                              ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 12.900 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|acked                   ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|currentState[1]         ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|currentState[2]         ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|currentState[3]         ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|currentState[0]         ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|bit_index[3]            ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|bit_index[2]            ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|bit_index[1]            ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|bit_index[0]            ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|acked                   ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|currentState[1]         ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|currentState[2]         ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|currentState[3]         ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|currentState[0]         ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|bit_index[3]            ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|bit_index[2]            ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|bit_index[1]            ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 56.50 MHz ( period = 17.700 ns )                    ; iic_controller:inst2|bit_index[0]            ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 57.14 MHz ( period = 17.500 ns )                    ; iic_controller:inst2|send_devaddr_again_flag ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.000 ns               ;
; N/A                                     ; 57.14 MHz ( period = 17.500 ns )                    ; iic_controller:inst2|send_devaddr_again_flag ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 13.000 ns               ;
; N/A                                     ; 57.80 MHz ( period = 17.300 ns )                    ; iic_controller:inst2|sda_write               ; iic_controller:inst2|sda_write               ; clock_24M  ; clock_24M ; None                        ; None                      ; 12.800 ns               ;
; N/A                                     ; 57.80 MHz ( period = 17.300 ns )                    ; iic_controller:inst2|send_data[1]            ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 12.800 ns               ;
; N/A                                     ; 58.14 MHz ( period = 17.200 ns )                    ; iic_controller:inst2|send_data[7]            ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 12.700 ns               ;
; N/A                                     ; 58.14 MHz ( period = 17.200 ns )                    ; iic_controller:inst2|sda_out                 ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 12.700 ns               ;
; N/A                                     ; 58.14 MHz ( period = 17.200 ns )                    ; iic_controller:inst2|send_data[5]            ; iic_controller:inst2|sda_out                 ; clock_24M  ; clock_24M ; None                        ; None                      ; 12.700 ns               ;

⌨️ 快捷键说明

复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?