flowingled.tan.rpt
来自「VHDL基础的编程源代码」· RPT 代码 · 共 274 行 · 第 1/5 页
RPT
274 行
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[13] ; counter:inst|delay_counter[22] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[12] ; counter:inst|delay_counter[22] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[10] ; counter:inst|delay_counter[22] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[9] ; counter:inst|delay_counter[22] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[11] ; counter:inst|delay_counter[22] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[0] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[1] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[2] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[3] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[4] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[5] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[6] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[7] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[8] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[14] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[13] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[12] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[10] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[9] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[11] ; counter:inst|delay_counter[23] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[0] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[1] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[2] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[3] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[4] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[5] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[6] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[7] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[8] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[14] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[13] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[12] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[10] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[9] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[11] ; counter:inst|delay_counter[24] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[0] ; counter:inst|delay_counter[7] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[1] ; counter:inst|delay_counter[7] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[2] ; counter:inst|delay_counter[7] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[3] ; counter:inst|delay_counter[7] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[4] ; counter:inst|delay_counter[7] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[5] ; counter:inst|delay_counter[7] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[6] ; counter:inst|delay_counter[7] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[7] ; counter:inst|delay_counter[7] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[0] ; counter:inst|delay_counter[6] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[1] ; counter:inst|delay_counter[6] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[2] ; counter:inst|delay_counter[6] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[3] ; counter:inst|delay_counter[6] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[4] ; counter:inst|delay_counter[6] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[5] ; counter:inst|delay_counter[6] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[6] ; counter:inst|delay_counter[6] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[0] ; counter:inst|delay_counter[5] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[1] ; counter:inst|delay_counter[5] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[2] ; counter:inst|delay_counter[5] ; clock_24M ; clock_24M ; None ; None ; 5.800 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; counter:inst|delay_counter[3] ; counter:inst|delay_counter[5] ; clock_24M ; clock_24M ; None
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?