⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 buzzer.fit.eqn

📁 VHDL基础的编程源代码
💻 EQN
📖 第 1 页 / 共 2 页
字号:
D1_dffs[6]_p1_out = !D1_dffs[15] & !D1_dffs[14] & !B1L1 & !B1L2 & !B1L3 & !B1L4 & !B1L5 & B1L6 & !B1L7 & !B1L8 & !B1L9 & B1L10 & !B1L11 & !B1L12 & !B1L13 & !B1L14;
D1_dffs[6]_p2_out = !D1_dffs[6] & D1L3;
D1_dffs[6]_p3_out = D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[6]_or_out = D1_dffs[6]_p1_out # D1_dffs[6]_p2_out # D1_dffs[6]_p3_out;
D1_dffs[6]_reg_input = !(D1_dffs[6]_or_out);
D1_dffs[6] = DFFE(D1_dffs[6]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[7] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[7] at LC71
D1_dffs[7]_p1_out = !D1_dffs[15] & !D1_dffs[14] & !B1L1 & !B1L2 & !B1L3 & !B1L4 & !B1L5 & B1L6 & !B1L7 & !B1L8 & !B1L9 & B1L10 & !B1L11 & !B1L12 & !B1L13 & !B1L14;
D1_dffs[7]_p2_out = !D1_dffs[7] & D1L4;
D1_dffs[7]_p3_out = D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[7]_or_out = D1_dffs[7]_p1_out # D1_dffs[7]_p2_out # D1_dffs[7]_p3_out;
D1_dffs[7]_reg_input = !(D1_dffs[7]_or_out);
D1_dffs[7] = DFFE(D1_dffs[7]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[8] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[8] at LC103
D1_dffs[8]_p1_out = !D1_dffs[15] & !D1_dffs[14] & !B1L1 & !B1L2 & !B1L3 & !B1L4 & !B1L5 & B1L6 & !B1L7 & !B1L8 & !B1L9 & B1L10 & !B1L11 & !B1L12 & !B1L13 & !B1L14;
D1_dffs[8]_p2_out = !D1_dffs[8] & D1L5;
D1_dffs[8]_p3_out = D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[8]_or_out = D1_dffs[8]_p1_out # D1_dffs[8]_p2_out # D1_dffs[8]_p3_out;
D1_dffs[8]_reg_input = !(D1_dffs[8]_or_out);
D1_dffs[8] = DFFE(D1_dffs[8]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[9] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[9] at LC62
D1_dffs[9]_p1_out = !D1_dffs[15] & !D1_dffs[14] & !B1L1 & !B1L2 & !B1L3 & !B1L4 & !B1L5 & B1L6 & !B1L7 & !B1L8 & !B1L9 & B1L10 & !B1L11 & !B1L12 & !B1L13 & !B1L14;
D1_dffs[9]_p2_out = !D1_dffs[9] & D1L6;
D1_dffs[9]_p3_out = D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[9]_or_out = D1_dffs[9]_p1_out # D1_dffs[9]_p2_out # D1_dffs[9]_p3_out;
D1_dffs[9]_reg_input = !(D1_dffs[9]_or_out);
D1_dffs[9] = DFFE(D1_dffs[9]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[10] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[10] at LC77
D1_dffs[10]_p1_out = !D1_dffs[15] & !D1_dffs[14] & !B1L1 & !B1L2 & !B1L3 & !B1L4 & !B1L5 & B1L6 & !B1L7 & !B1L8 & !B1L9 & B1L10 & !B1L11 & !B1L12 & !B1L13 & !B1L14;
D1_dffs[10]_p2_out = !D1_dffs[10] & D1L7;
D1_dffs[10]_p3_out = D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[10]_or_out = D1_dffs[10]_p1_out # D1_dffs[10]_p2_out # D1_dffs[10]_p3_out;
D1_dffs[10]_reg_input = !(D1_dffs[10]_or_out);
D1_dffs[10] = DFFE(D1_dffs[10]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[11] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[11] at LC121
D1_dffs[11]_p1_out = !D1_dffs[15] & !D1_dffs[14] & !B1L1 & !B1L2 & !B1L3 & !B1L4 & !B1L5 & B1L6 & !B1L7 & !B1L8 & !B1L9 & B1L10 & !B1L11 & !B1L12 & !B1L13 & !B1L14;
D1_dffs[11]_p2_out = !D1_dffs[11] & D1L8;
D1_dffs[11]_p3_out = D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[11]_or_out = D1_dffs[11]_p1_out # D1_dffs[11]_p2_out # D1_dffs[11]_p3_out;
D1_dffs[11]_reg_input = !(D1_dffs[11]_or_out);
D1_dffs[11] = DFFE(D1_dffs[11]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[12] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[12] at LC109
D1_dffs[12]_p1_out = !D1_dffs[15] & !D1_dffs[14] & !B1L1 & !B1L2 & !B1L3 & !B1L4 & !B1L5 & B1L6 & !B1L7 & !B1L8 & !B1L9 & B1L10 & !B1L11 & !B1L12 & !B1L13 & !B1L14;
D1_dffs[12]_p2_out = !D1_dffs[12] & D1L9;
D1_dffs[12]_p3_out = D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[12]_or_out = D1_dffs[12]_p1_out # D1_dffs[12]_p2_out # D1_dffs[12]_p3_out;
D1_dffs[12]_reg_input = !(D1_dffs[12]_or_out);
D1_dffs[12] = DFFE(D1_dffs[12]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[13] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[13] at LC49
D1_dffs[13]_p1_out = !D1_dffs[15] & !D1_dffs[14] & !B1L1 & !B1L2 & !B1L3 & !B1L4 & !B1L5 & B1L6 & !B1L7 & !B1L8 & !B1L9 & B1L10 & !B1L11 & !B1L12 & !B1L13 & !B1L14;
D1_dffs[13]_p2_out = !D1_dffs[13] & D1L10;
D1_dffs[13]_p3_out = D1_dffs[13] & D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[13]_or_out = D1_dffs[13]_p1_out # D1_dffs[13]_p2_out # D1_dffs[13]_p3_out;
D1_dffs[13]_reg_input = !(D1_dffs[13]_or_out);
D1_dffs[13] = DFFE(D1_dffs[13]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[14] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[14] at LC19
D1_dffs[14]_or_out = D1L28 # !D1_dffs[1] # !D1_dffs[4] # !D1_dffs[3] # !D1_dffs[2] # !D1_dffs[0];
D1_dffs[14]_reg_input = !D1_dffs[14]_or_out;
D1_dffs[14] = TFFE(D1_dffs[14]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--D1_dffs[15] is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[15] at LC20
D1_dffs[15]_p1_out = D1_dffs[13] & D1_dffs[14] & D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1];
D1_dffs[15]_or_out = D1_dffs[15]_p1_out;
D1_dffs[15]_reg_input = D1_dffs[15]_or_out;
D1_dffs[15] = TFFE(D1_dffs[15]_reg_input, GLOBAL(clock_24M), GLOBAL(reset), , );


--B1_s_out is counter:inst|s_out at LC16
B1_s_out_p0_out = !D1_dffs[15] & !D1_dffs[14] & f_code[1] & f_code[0] & D1_dffs[0] & !f_code[2] & D1_dffs[1] & !f_code[3] & D1_dffs[2] & !D1_dffs[3] & !D1_dffs[4] & !D1_dffs[5] & D1_dffs[6] & !D1_dffs[7] & !D1_dffs[8] & !D1_dffs[9] & !D1_dffs[10] & D1_dffs[11] & !D1_dffs[12] & D1_dffs[13];
B1_s_out_p1_out = !D1_dffs[15] & !D1_dffs[14] & f_code[1] & f_code[0] & D1_dffs[0] & f_code[2] & !D1_dffs[1] & f_code[3] & !D1_dffs[2] & D1_dffs[3] & !D1_dffs[4] & D1_dffs[5] & D1_dffs[6] & D1_dffs[7] & D1_dffs[8] & !D1_dffs[9] & D1_dffs[10] & D1_dffs[11] & !D1_dffs[12] & !D1_dffs[13];
B1_s_out_p2_out = !D1_dffs[15] & !D1_dffs[14] & f_code[1] & f_code[0] & D1_dffs[0] & f_code[2] & !D1_dffs[1] & !f_code[3] & D1_dffs[2] & D1_dffs[3] & D1_dffs[4] & D1_dffs[5] & D1_dffs[6] & !D1_dffs[7] & D1_dffs[8] & D1_dffs[9] & D1_dffs[10] & D1_dffs[11] & D1_dffs[12] & !D1_dffs[13];
B1_s_out_p3_out = !D1_dffs[15] & !D1_dffs[14] & f_code[1] & f_code[0] & D1_dffs[0] & !f_code[2] & D1_dffs[1] & f_code[3] & !D1_dffs[2] & !D1_dffs[3] & D1_dffs[4] & D1_dffs[5] & !D1_dffs[6] & D1_dffs[7] & !D1_dffs[8] & D1_dffs[9] & D1_dffs[10] & !D1_dffs[11] & D1_dffs[12] & !D1_dffs[13];
B1_s_out_or_out = B1L21 # B1_s_out_p0_out # B1_s_out_p1_out # B1_s_out_p2_out # B1_s_out_p3_out;
B1_s_out_reg_input = B1_s_out_or_out;
B1_s_out = TFFE(B1_s_out_reg_input, GLOBAL(clock_24M), , reset, );


--B1L15 is counter:inst|Equal~126 at LC82
B1L15_p1_out = f_code[1] & !f_code[3] & f_code[0];
B1L15 = B1L15_p1_out;


--B1L16 is counter:inst|Equal~128 at LC35
B1L16_p1_out = !f_code[2] & !f_code[1];
B1L16 = B1L16_p1_out;


--B1L17 is counter:inst|Equal~130 at LC33
B1L17_p1_out = !f_code[0] & f_code[2] & !f_code[1] & f_code[3];
B1L17_p2_out = !f_code[0] & f_code[2] & f_code[1] & !f_code[3];
B1L17 = B1L17_p1_out # B1L17_p2_out;


--D1L27 is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[14]~210 at LC17
D1L27_p1_out = !D1_dffs[15] & !H5L1 & H5L2 & H5L3 & H5L4 & H5L5 & !H5L6 & !H5L7 & !H5L8 & H2L1 & H2L13 & !D1_dffs[14] & H2L14 & H2L10 & H2L11 & H2L12 & H2L6 & H2L7 & H2L8 & H2L9 & H2L2 & H2L3 & H2L4 & H2L5 & !f_code[3];
D1L27 = !D1_dffs[10] # D1L27_p1_out # !D1_dffs[13] # !D1_dffs[12] # !D1_dffs[11];


--D1L28 is counter:inst|lpm_counter:delay_counter_rtl_0|dffs[14]~216 at LC18
D1L28 = D1L27 # !D1_dffs[5] # !D1_dffs[9] # !D1_dffs[8] # !D1_dffs[7] # !D1_dffs[6];


--B1L19 is counter:inst|s_out~14 at LC13
B1L19_p1_out = !D1_dffs[15] & !D1_dffs[14] & !f_code[1] & f_code[0] & !D1_dffs[0] & !f_code[2] & !D1_dffs[1] & f_code[3] & !D1_dffs[2] & D1_dffs[3] & D1_dffs[4] & !D1_dffs[5] & !D1_dffs[6] & !D1_dffs[7] & D1_dffs[8] & D1_dffs[9] & !D1_dffs[10] & D1_dffs[11] & D1_dffs[12] & !D1_dffs[13];
B1L19_p2_out = !D1_dffs[15] & !D1_dffs[14] & !f_code[1] & f_code[0] & !D1_dffs[0] & !f_code[2] & !D1_dffs[1] & !f_code[3] & D1_dffs[2] & D1_dffs[3] & !D1_dffs[4] & D1_dffs[5] & !D1_dffs[6] & D1_dffs[7] & !D1_dffs[8] & !D1_dffs[9] & D1_dffs[10] & D1_dffs[11] & !D1_dffs[12] & D1_dffs[13];
B1L19 = B1L19_p1_out # B1L19_p2_out;


--B1L20 is counter:inst|s_out~17 at LC14
B1L20_p0_out = !D1_dffs[15] & !D1_dffs[14] & f_code[1] & !f_code[0] & !D1_dffs[0] & !f_code[2] & D1_dffs[1] & !f_code[3] & !D1_dffs[2] & D1_dffs[3] & D1_dffs[4] & D1_dffs[5] & D1_dffs[6] & !D1_dffs[7] & !D1_dffs[8] & D1_dffs[9] & !D1_dffs[10] & D1_dffs[11] & !D1_dffs[12] & D1_dffs[13];
B1L20_p1_out = !D1_dffs[15] & !D1_dffs[14] & !f_code[1] & f_code[0] & !D1_dffs[0] & f_code[2] & D1_dffs[1] & !f_code[3] & !D1_dffs[2] & !D1_dffs[3] & !D1_dffs[4] & D1_dffs[5] & D1_dffs[6] & D1_dffs[7] & D1_dffs[8] & D1_dffs[9] & !D1_dffs[10] & !D1_dffs[11] & !D1_dffs[12] & D1_dffs[13];
B1L20_p2_out = !D1_dffs[15] & !D1_dffs[14] & !f_code[1] & f_code[0] & !D1_dffs[0] & f_code[2] & D1_dffs[1] & f_code[3] & D1_dffs[2] & D1_dffs[3] & !D1_dffs[4] & !D1_dffs[5] & D1_dffs[6] & !D1_dffs[7] & !D1_dffs[8] & D1_dffs[9] & !D1_dffs[10] & !D1_dffs[11] & D1_dffs[12] & !D1_dffs[13];
B1L20_p3_out = !D1_dffs[15] & !D1_dffs[14] & f_code[1] & !f_code[0] & !D1_dffs[0] & f_code[2] & !D1_dffs[1] & !f_code[3] & !D1_dffs[2] & !D1_dffs[3] & D1_dffs[4] & D1_dffs[5] & !D1_dffs[6] & D1_dffs[7] & D1_dffs[8] & !D1_dffs[9] & !D1_dffs[10] & !D1_dffs[11] & !D1_dffs[12] & D1_dffs[13];
B1L20_p4_out = !D1_dffs[15] & !D1_dffs[14] & f_code[1] & !f_code[0] & !D1_dffs[0] & f_code[2] & !D1_dffs[1] & f_code[3] & D1_dffs[2] & D1_dffs[3] & D1_dffs[4] & !D1_dffs[5] & !D1_dffs[6] & !D1_dffs[7] & !D1_dffs[8] & !D1_dffs[9] & !D1_dffs[10] & !D1_dffs[11] & D1_dffs[12] & !D1_dffs[13];
B1L20 = B1L19 # B1L20_p0_out # B1L20_p1_out # B1L20_p2_out # B1L20_p3_out # B1L20_p4_out;


--B1L21 is counter:inst|s_out~23 at LC15
B1L21_p0_out = !D1_dffs[15] & !D1_dffs[14] & !f_code[1] & !f_code[0] & D1_dffs[0] & !f_code[2] & D1_dffs[1] & !f_code[3] & D1_dffs[2] & D1_dffs[3] & D1_dffs[4] & !D1_dffs[5] & D1_dffs[6] & D1_dffs[7] & !D1_dffs[8] & D1_dffs[9] & D1_dffs[10] & D1_dffs[11] & !D1_dffs[12] & D1_dffs[13];
B1L21_p1_out = !D1_dffs[15] & !D1_dffs[14] & f_code[1] & !f_code[0] & !D1_dffs[0] & !f_code[2] & D1_dffs[1] & f_code[3] & D1_dffs[2] & !D1_dffs[3] & !D1_dffs[4] & D1_dffs[5] & D1_dffs[6] & D1_dffs[7] & !D1_dffs[8] & !D1_dffs[9] & !D1_dffs[10] & D1_dffs[11] & D1_dffs[12] & !D1_dffs[13];
B1L21_p2_out = !D1_dffs[15] & !D1_dffs[14] & !f_code[1] & !f_code[0] & D1_dffs[0] & f_code[2] & !D1_dffs[1] & f_code[3] & !D1_dffs[2] & !D1_dffs[3] & !D1_dffs[4] & !D1_dffs[5] & !D1_dffs[6] & D1_dffs[7] & !D1_dffs[8] & !D1_dffs[9] & D1_dffs[10] & !D1_dffs[11] & D1_dffs[12] & !D1_dffs[13];
B1L21_p3_out = !D1_dffs[15] & !D1_dffs[14] & !f_code[1] & !f_code[0] & D1_dffs[0] & f_code[2] & !D1_dffs[1] & !f_code[3] & D1_dffs[2] & !D1_dffs[3] & D1_dffs[4] & !D1_dffs[5] & !D1_dffs[6] & !D1_dffs[7] & !D1_dffs[8] & D1_dffs[9] & D1_dffs[10] & !D1_dffs[11] & !D1_dffs[12] & D1_dffs[13];
B1L21_p4_out = !D1_dffs[15] & !D1_dffs[14] & !f_code[1] & !f_code[0] & D1_dffs[0] & !f_code[2] & D1_dffs[1] & f_code[3] & !D1_dffs[2] & D1_dffs[3] & !D1_dffs[4] & !D1_dffs[5] & D1_dffs[6] & !D1_dffs[7] & D1_dffs[8] & !D1_dffs[9] & D1_dffs[10] & D1_dffs[11] & D1_dffs[12] & !D1_dffs[13];
B1L21 = B1L20 # B1L21_p0_out # B1L21_p1_out # B1L21_p2_out # B1L21_p3_out # B1L21_p4_out;


--D1L1 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[3]~125sexp at SEXP49
D1L1 = EXP(D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L2 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[4]~127sexp at SEXP109
D1L2 = EXP(D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L3 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[5]~129sexp at SEXP62
D1L3 = EXP(D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L4 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[6]~131sexp at SEXP71
D1L4 = EXP(D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L5 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[7]~133sexp at SEXP105
D1L5 = EXP(D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L6 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[8]~135sexp at SEXP57
D1L6 = EXP(D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L7 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[9]~137sexp at SEXP65
D1L7 = EXP(D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L8 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[10]~139sexp at SEXP121
D1L8 = EXP(D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L9 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[11]~141sexp at SEXP103
D1L9 = EXP(D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--D1L10 is counter:inst|lpm_counter:delay_counter_rtl_0|and_a[12]~143sexp at SEXP52
D1L10 = EXP(D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[0] & D1_dffs[1]);


--H2L14 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[5]~1sexp2 at SEXP21
H2L14 = EXP(f_code[2] & f_code[0] & f_code[1]);


--H2L10 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[3]~11sexp1 at SEXP32
H2L10 = EXP(f_code[3] & f_code[0] & !f_code[2] & f_code[1]);


--H2L11 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[3]~11sexp2 at SEXP31
H2L11 = EXP(!f_code[0] & f_code[2]);


--H2L12 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[3]~11sexp3 at SEXP30
H2L12 = EXP(f_code[2] & !f_code[1]);


--H2L6 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[2]~16sexp1 at SEXP29
H2L6 = EXP(!f_code[0] & f_code[1]);


--H2L7 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[2]~16sexp2 at SEXP28
H2L7 = EXP(f_code[0] & !f_code[1] & f_code[2]);


--H2L8 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[2]~16sexp3 at SEXP27
H2L8 = EXP(f_code[0] & f_code[3] & !f_code[1]);


--H2L9 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[2]~16sexp4 at SEXP25
H2L9 = EXP(!f_code[3] & f_code[1] & !f_code[2]);


--H2L2 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[1]~21sexp1 at SEXP24
H2L2 = EXP(!f_code[0] & f_code[1] & f_code[2]);


--H2L3 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[1]~21sexp2 at SEXP23
H2L3 = EXP(!f_code[0] & f_code[3]);


--H2L4 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[1]~21sexp3 at SEXP22
H2L4 = EXP(f_code[3] & f_code[1] & f_code[2]);


--H2L5 is counter:inst|lpm_add_sub:add_rtl_1|addcore:adder[1]|a_csnbuffer:result_node|sout_node[1]~21sexp4 at SEXP20
H2L5 = EXP(f_code[0] & !f_code[3] & !f_code[2]);


--clock_24M is clock_24M at PIN_87
--operation mode is input

clock_24M = INPUT();


--reset is reset at PIN_89
--operation mode is input

reset = INPUT();


--f_code[3] is f_code[3] at PIN_80
--operation mode is input

f_code[3] = INPUT();


--f_code[2] is f_code[2] at PIN_81
--operation mode is input

f_code[2] = INPUT();


--f_code[1] is f_code[1] at PIN_83
--operation mode is input

f_code[1] = INPUT();


--f_code[0] is f_code[0] at PIN_84
--operation mode is input

f_code[0] = INPUT();


--s_out is s_out at PIN_92
--operation mode is output

s_out = OUTPUT(B1_s_out);






⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -