⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 cnt_fry.fit.rpt

📁 本程序功能是由VHDL语言实现对频率的测量
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; 1                        ; 6              ;
; 2                        ; 3              ;
; 3                        ; 3              ;
; 4                        ; 0              ;
; 5                        ; 0              ;
; 6                        ; 1              ;
; 7                        ; 2              ;
; 8                        ; 13             ;
+--------------------------+----------------+


+----------------------------------------------+
; Local Routing Interconnect                   ;
+-----------------------------+----------------+
; Local Routing Interconnects ; Number of LABs ;
+-----------------------------+----------------+
; 0                           ; 53             ;
; 1                           ; 2              ;
; 2                           ; 2              ;
; 3                           ; 0              ;
; 4                           ; 2              ;
; 5                           ; 1              ;
; 6                           ; 2              ;
; 7                           ; 7              ;
; 8                           ; 3              ;
+-----------------------------+----------------+


+---------------------------------------------+
; LAB External Interconnect                   ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0                          ; 44             ;
; 1                          ; 8              ;
; 2                          ; 5              ;
; 3                          ; 6              ;
; 4                          ; 3              ;
; 5                          ; 0              ;
; 6                          ; 1              ;
; 7                          ; 1              ;
; 8                          ; 1              ;
; 9                          ; 3              ;
+----------------------------+----------------+


+----------------------------------------------------------------------------------------+
; Row Interconnect                                                                       ;
+-----------------------------------------------------------------------------------------
; Row   ; Interconnect Used ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+-------------------+-----------------------------+------------------------------+
;  A    ;  22 / 96 ( 22 % ) ;  8 / 48 ( 16 % )            ;  23 / 48 ( 47 % )            ;
;  B    ;  1 / 96 ( 1 % )   ;  3 / 48 ( 6 % )             ;  0 / 48 ( 0 % )              ;
;  C    ;  4 / 96 ( 4 % )   ;  13 / 48 ( 27 % )           ;  5 / 48 ( 10 % )             ;
; Total ;  27 / 288 ( 9 % ) ;  24 / 144 ( 16 % )          ;  28 / 144 ( 19 % )           ;
+-------+-------------------+-----------------------------+------------------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  2 / 24 ( 8 % )   ;
; 2     ;  0 / 24 ( 0 % )   ;
; 3     ;  0 / 24 ( 0 % )   ;
; 4     ;  0 / 24 ( 0 % )   ;
; 5     ;  1 / 24 ( 4 % )   ;
; 6     ;  0 / 24 ( 0 % )   ;
; 7     ;  2 / 24 ( 8 % )   ;
; 8     ;  0 / 24 ( 0 % )   ;
; 9     ;  0 / 24 ( 0 % )   ;
; 10    ;  0 / 24 ( 0 % )   ;
; 11    ;  0 / 24 ( 0 % )   ;
; 12    ;  1 / 24 ( 4 % )   ;
; 13    ;  1 / 24 ( 4 % )   ;
; 14    ;  0 / 24 ( 0 % )   ;
; 15    ;  0 / 24 ( 0 % )   ;
; 16    ;  0 / 24 ( 0 % )   ;
; 17    ;  0 / 24 ( 0 % )   ;
; 18    ;  0 / 24 ( 0 % )   ;
; 19    ;  0 / 24 ( 0 % )   ;
; 20    ;  0 / 24 ( 0 % )   ;
; 21    ;  3 / 24 ( 12 % )  ;
; 22    ;  1 / 24 ( 4 % )   ;
; 23    ;  1 / 24 ( 4 % )   ;
; 24    ;  2 / 24 ( 8 % )   ;
; Total ;  14 / 576 ( 2 % ) ;
+-------+-------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 24 ( 0 % )   ;
; Total ;  0 / 24 ( 0 % )   ;
+-------+-------------------+


+---------------------------------------------------+
; Fitter Resource Usage Summary                     ;
+----------------------------------------------------
; Resource                     ; Usage              ;
+------------------------------+--------------------+
; Logic cells                  ; 145 / 576 ( 25 % ) ;
; Registers                    ; 77 / 576 ( 13 % )  ;
; Logic cells in carry chains  ; 24                 ;
; User inserted logic cells    ; 0                  ;
; I/O pins                     ; 17 / 59 ( 28 % )   ;
;     -- Clock pins            ; 0                  ;
;     -- Dedicated input pins  ; 0 / 4 ( 0 % )      ;
; Global signals               ; 3                  ;
; EABs                         ; 0 / 3 ( 0 % )      ;
; Total memory bits            ; 0 / 12,288 ( 0 % ) ;
; Total RAM block bits         ; 0 / 12,288 ( 0 % ) ;
; Maximum fan-out node         ; clk2hz             ;
; Maximum fan-out              ; 26                 ;
; Total fan-out                ; 503                ;
; Average fan-out              ; 3.10               ;
+------------------------------+--------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                           ;
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Compilation Hierarchy Node             ; Logic Cells ; Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                             ;
+----------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------+
; |cnt_fry                               ; 145 (121)   ; 77        ; 0           ; 17   ; 68 (68)      ; 27 (27)           ; 50 (26)          ; 24 (0)          ; |cnt_fry                                                        ;
;    |lpm_counter:count_rtl_0|           ; 14 (0)      ; 14        ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 14 (0)           ; 14 (0)          ; |cnt_fry|lpm_counter:count_rtl_0                                ;
;       |alt_counter_f10ke:wysi_counter| ; 14 (14)     ; 14        ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 14 (14)          ; 14 (14)         ; |cnt_fry|lpm_counter:count_rtl_0|alt_counter_f10ke:wysi_counter ;
;    |lpm_counter:count_rtl_1|           ; 10 (0)      ; 10        ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 10 (0)           ; 10 (0)          ; |cnt_fry|lpm_counter:count_rtl_1                                ;
;       |alt_counter_f10ke:wysi_counter| ; 10 (10)     ; 10        ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 10 (10)          ; 10 (10)         ; |cnt_fry|lpm_counter:count_rtl_1|alt_counter_f10ke:wysi_counter ;
+----------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------+


+----------------------------------+
; Delay Chain Summary              ;
+-----------------------------------
; Name    ; Pin Type ; Pad to Core ;
+---------+----------+-------------+
; clk0    ; Input    ; OFF         ;
; clk     ; Input    ; OFF         ;
; rst     ; Input    ; OFF         ;
; seg[7]  ; Output   ; OFF         ;
; seg[6]  ; Output   ; OFF         ;
; seg[5]  ; Output   ; OFF         ;
; seg[4]  ; Output   ; OFF         ;
; seg[3]  ; Output   ; OFF         ;
; seg[2]  ; Output   ; OFF         ;
; seg[1]  ; Output   ; OFF         ;
; seg[0]  ; Output   ; OFF         ;
; scan[5] ; Output   ; OFF         ;
; scan[4] ; Output   ; OFF         ;
; scan[3] ; Output   ; OFF         ;
; scan[2] ; Output   ; OFF         ;
; scan[1] ; Output   ; OFF         ;
; scan[0] ; Output   ; OFF         ;
+---------+----------+-------------+


+---------------+
; Pin-Out File  ;
+---------------+
The pin-out file can be found in I:/prg/cnt_fry/cnt_fry.pin.


+------------------+
; Fitter Messages  ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.0 Build 190 1/28/2004 SJ Full Version
    Info: Processing started: Thu Dec 18 14:45:45 2008
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off cnt_fry -c cnt_fry
Info: Selected device EPF10K10LC84-3 for design cnt_fry
Info: Timing requirements not specified -- optimizing all clocks equally to maximize operation frequency
Info: Inserted 0 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Thu Dec 18 2008 at 14:45:46
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time = 0 seconds
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time = 0 seconds
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Thu Dec 18 14:45:49 2008
    Info: Elapsed time: 00:00:04


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -