📄 cnt_fry.fit.rpt
字号:
; 32 ; ^MSEL1 ; ;
; 33 ; VCC_INT ; ;
; 34 ; ^nCONFIG ; ;
; 35 ; GND* ; ;
; 36 ; GND* ; ;
; 37 ; GND* ; ;
; 38 ; GND* ; ;
; 39 ; GND* ; ;
; 40 ; VCC_INT ; ;
; 41 ; GND_INT ; ;
; 42 ; clk ; TTL ;
; 43 ; GND+ ; ;
; 44 ; GND+ ; ;
; 45 ; VCC_INT ; ;
; 46 ; GND_INT ; ;
; 47 ; GND* ; ;
; 48 ; GND* ; ;
; 49 ; GND* ; ;
; 50 ; GND* ; ;
; 51 ; GND* ; ;
; 52 ; GND* ; ;
; 53 ; GND* ; ;
; 54 ; GND* ; ;
; 55 ; ^nSTATUS ; ;
; 56 ; #TRST ; ;
; 57 ; #TMS ; ;
; 58 ; GND* ; ;
; 59 ; GND* ; ;
; 60 ; GND* ; ;
; 61 ; GND* ; ;
; 62 ; GND* ; ;
; 63 ; VCC_INT ; ;
; 64 ; GND* ; ;
; 65 ; GND* ; ;
; 66 ; GND* ; ;
; 67 ; GND* ; ;
; 68 ; GND_INT ; ;
; 69 ; GND* ; ;
; 70 ; GND* ; ;
; 71 ; GND* ; ;
; 72 ; GND* ; ;
; 73 ; GND* ; ;
; 74 ; #TDO ; ;
; 75 ; ^nCEO ; ;
; 76 ; ^CONF_DONE ; ;
; 77 ; #TCK ; ;
; 78 ; scan[5] ; TTL ;
; 79 ; scan[4] ; TTL ;
; 80 ; scan[3] ; TTL ;
; 81 ; scan[2] ; TTL ;
; 82 ; GND_INT ; ;
; 83 ; GND* ; ;
; 84 ; GND+ ; ;
+-------+------------+--------------+
+--------------------------------------------------------------+
; Control Signals ;
+---------------------------------------------------------------
; Name ; Pin # ; Fan-Out ; Usage ; Global Usage ;
+------------+---------+---------+--------------+--------------+
; clk0 ; 1 ; 15 ; Clock ; Pin ;
; clk1khz ; LC1_C21 ; 15 ; Clock ; Non-global ;
; clk ; 42 ; 24 ; Clock ; Pin ;
; i295 ; LC1_A9 ; 24 ; Async. clear ; Non-global ;
; clk2hz~8 ; LC8_C15 ; 1 ; Clock enable ; Non-global ;
; clk2hz ; LC1_C13 ; 26 ; Clock ; Internal ;
; clk1khz~1 ; LC5_C21 ; 1 ; Clock enable ; Non-global ;
; dat3[3]~0 ; LC1_A13 ; 5 ; Clock enable ; Non-global ;
; _~3 ; LC4_A13 ; 5 ; Clock enable ; Non-global ;
; dat1[0]~57 ; LC1_A21 ; 4 ; Clock enable ; Non-global ;
; dat4[3]~0 ; LC1_A14 ; 5 ; Clock enable ; Non-global ;
; dat5[3]~0 ; LC6_A15 ; 4 ; Clock enable ; Non-global ;
+------------+---------+---------+--------------+--------------+
+-------------------------------------+
; Global & Other Fast Signals ;
+--------------------------------------
; Name ; Pin # ; Fan-Out ; Global ;
+--------+---------+---------+--------+
; clk0 ; 1 ; 15 ; yes ;
; clk ; 42 ; 24 ; yes ;
; clk2hz ; LC1_C13 ; 26 ; yes ;
+--------+---------+---------+--------+
+---------------------------------------------+
; Carry Chains ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 0 ;
; 9 ; 0 ;
; 10 ; 1 ;
; 11 ; 0 ;
; 12 ; 0 ;
; 13 ; 0 ;
; 14 ; 1 ;
+--------------------+------------------------+
+----------------+
; Cascade Chains ;
+-----------------
; Length ; Count ;
+--------+-------+
; 2 ; 3 ;
+--------+-------+
+---------------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+----------------------------------------------------------------------------------------
; Name ; Fan-Out ;
+-----------------------------------------------------------------------------+---------+
; i295 ; 24 ;
; cnt6[1] ; 18 ;
; cnt6[0] ; 17 ;
; clk1khz ; 15 ;
; i~3799 ; 15 ;
; data[3]~520 ; 14 ;
; i~3802 ; 11 ;
; cnt6[2] ; 10 ;
; data[2]~518 ; 9 ;
; data[1]~516 ; 9 ;
; data[0]~514 ; 7 ;
; i~3812 ; 6 ;
; dat4[0] ; 6 ;
; dat2[0] ; 6 ;
; dat1[0] ; 6 ;
; dat3[0] ; 6 ;
; dat5[0] ; 6 ;
; dat0[0] ; 6 ;
; i~3811 ; 5 ;
; i~3810 ; 5 ;
; dat3[3]~0 ; 5 ;
; _~3 ; 5 ;
; dat2[1] ; 5 ;
; dat4[1] ; 5 ;
; dat5[1] ; 5 ;
; dat3[1] ; 5 ;
; dat1[1] ; 5 ;
; dat0[1] ; 5 ;
; i~3813 ; 5 ;
; dat4[3]~0 ; 5 ;
; i~3815 ; 5 ;
; dat2[2] ; 4 ;
; dat1[0]~57 ; 4 ;
; dat4[2] ; 4 ;
; dat5[2] ; 4 ;
; dat3[2] ; 4 ;
; dat0[2] ; 4 ;
; i~3814 ; 4 ;
; dat5[3]~0 ; 4 ;
; dat1[2] ; 4 ;
; dat4[3] ; 3 ;
; dat5[3] ; 3 ;
; dat3[3] ; 3 ;
; dat0[3] ; 3 ;
; dat1[3] ; 3 ;
; dat2[3] ; 3 ;
; i~317 ; 2 ;
; lpm_counter:count_rtl_1|alt_counter_f10ke:wysi_counter|counter_cell[6]~COUT ; 2 ;
; lpm_counter:count_rtl_1|alt_counter_f10ke:wysi_counter|counter_cell[7]~COUT ; 2 ;
; lpm_counter:count_rtl_1|alt_counter_f10ke:wysi_counter|counter_cell[8]~COUT ; 2 ;
+-----------------------------------------------------------------------------+---------+
+----------------------------------------------------------------------------------------------+
; Peripheral Signals ;
+-----------------------------------------------------------------------------------------------
; Peripheral Signal ; Source ; Usage ; Dedicated Clock ; Peripheral Control Signal ; Polarity ;
+-------------------+---------+-------+-----------------+---------------------------+----------+
; clk2hz ; LC1_C13 ; Clock ; no ; yes ; -ve ;
+-------------------+---------+-------+-----------------+---------------------------+----------+
+-------------------------------------------+
; LAB ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0 ; 44 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -