📄 stopwatch.fit.rpt
字号:
; 4 ; 0 ;
; 5 ; 3 ;
; 6 ; 4 ;
; 7 ; 3 ;
; 8 ; 4 ;
+-----------------------------+----------------+
+---------------------------------------------+
; LAB External Interconnect ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0 ; 48 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 1 ;
; 4 ; 6 ;
; 5 ; 0 ;
; 6 ; 1 ;
; 7 ; 0 ;
; 8 ; 5 ;
; 9 ; 1 ;
; 10 ; 2 ;
; 11 ; 6 ;
; 12 ; 0 ;
; 13 ; 0 ;
; 14 ; 1 ;
; 15 ; 1 ;
+----------------------------+----------------+
+-----------------------------------------------------------------------------------------+
; Row Interconnect ;
+------------------------------------------------------------------------------------------
; Row ; Interconnect Used ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+--------------------+-----------------------------+------------------------------+
; A ; 1 / 96 ( 1 % ) ; 8 / 48 ( 16 % ) ; 0 / 48 ( 0 % ) ;
; B ; 3 / 96 ( 3 % ) ; 7 / 48 ( 14 % ) ; 25 / 48 ( 52 % ) ;
; C ; 36 / 96 ( 37 % ) ; 4 / 48 ( 8 % ) ; 34 / 48 ( 70 % ) ;
; Total ; 40 / 288 ( 13 % ) ; 19 / 144 ( 13 % ) ; 59 / 144 ( 40 % ) ;
+-------+--------------------+-----------------------------+------------------------------+
+---------------------------+
; LAB Column Interconnect ;
+----------------------------
; Col. ; Interconnect Used ;
+-------+-------------------+
; 1 ; 2 / 24 ( 8 % ) ;
; 2 ; 2 / 24 ( 8 % ) ;
; 3 ; 0 / 24 ( 0 % ) ;
; 4 ; 0 / 24 ( 0 % ) ;
; 5 ; 2 / 24 ( 8 % ) ;
; 6 ; 0 / 24 ( 0 % ) ;
; 7 ; 1 / 24 ( 4 % ) ;
; 8 ; 1 / 24 ( 4 % ) ;
; 9 ; 1 / 24 ( 4 % ) ;
; 10 ; 0 / 24 ( 0 % ) ;
; 11 ; 0 / 24 ( 0 % ) ;
; 12 ; 2 / 24 ( 8 % ) ;
; 13 ; 0 / 24 ( 0 % ) ;
; 14 ; 0 / 24 ( 0 % ) ;
; 15 ; 1 / 24 ( 4 % ) ;
; 16 ; 4 / 24 ( 16 % ) ;
; 17 ; 0 / 24 ( 0 % ) ;
; 18 ; 0 / 24 ( 0 % ) ;
; 19 ; 3 / 24 ( 12 % ) ;
; 20 ; 0 / 24 ( 0 % ) ;
; 21 ; 0 / 24 ( 0 % ) ;
; 22 ; 1 / 24 ( 4 % ) ;
; 23 ; 2 / 24 ( 8 % ) ;
; 24 ; 3 / 24 ( 12 % ) ;
; Total ; 25 / 576 ( 4 % ) ;
+-------+-------------------+
+---------------------------+
; LAB Column Interconnect ;
+----------------------------
; Col. ; Interconnect Used ;
+-------+-------------------+
; 1 ; 0 / 24 ( 0 % ) ;
; Total ; 0 / 24 ( 0 % ) ;
+-------+-------------------+
+---------------------------------------------------+
; Fitter Resource Usage Summary ;
+----------------------------------------------------
; Resource ; Usage ;
+------------------------------+--------------------+
; Logic cells ; 159 / 576 ( 27 % ) ;
; Registers ; 39 / 576 ( 6 % ) ;
; Logic cells in carry chains ; 45 ;
; User inserted logic cells ; 0 ;
; I/O pins ; 17 / 59 ( 28 % ) ;
; -- Clock pins ; 0 ;
; -- Dedicated input pins ; 0 / 4 ( 0 % ) ;
; Global signals ; 3 ;
; EABs ; 0 / 3 ( 0 % ) ;
; Total memory bits ; 0 / 12,288 ( 0 % ) ;
; Total RAM block bits ; 0 / 12,288 ( 0 % ) ;
; Maximum fan-out node ; reset ;
; Maximum fan-out ; 29 ;
; Total fan-out ; 569 ;
; Average fan-out ; 3.23 ;
+------------------------------+--------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Compilation Hierarchy Node ; Logic Cells ; Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+---------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------------+
; |stopwatch ; 159 (0) ; 39 ; 0 ; 17 ; 120 (0) ; 4 (0) ; 35 (0) ; 45 (0) ; |stopwatch ;
; |act:u4| ; 63 (63) ; 13 ; 0 ; 0 ; 50 (50) ; 2 (2) ; 11 (11) ; 0 (0) ; |stopwatch|act:u4 ;
; |minute:u3| ; 30 (15) ; 8 ; 0 ; 0 ; 22 (7) ; 0 (0) ; 8 (8) ; 15 (0) ; |stopwatch|minute:u3 ;
; |lpm_add_sub:i_rtl_0| ; 7 (0) ; 0 ; 0 ; 0 ; 7 (0) ; 0 (0) ; 0 (0) ; 7 (0) ; |stopwatch|minute:u3|lpm_add_sub:i_rtl_0 ;
; |addcore:adder| ; 7 (1) ; 0 ; 0 ; 0 ; 7 (1) ; 0 (0) ; 0 (0) ; 7 (1) ; |stopwatch|minute:u3|lpm_add_sub:i_rtl_0|addcore:adder ;
; |a_csnbuffer:result_node| ; 6 (6) ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 0 (0) ; 6 (6) ; |stopwatch|minute:u3|lpm_add_sub:i_rtl_0|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:i_rtl_3| ; 8 (0) ; 0 ; 0 ; 0 ; 8 (0) ; 0 (0) ; 0 (0) ; 8 (0) ; |stopwatch|minute:u3|lpm_add_sub:i_rtl_3 ;
; |addcore:adder| ; 8 (1) ; 0 ; 0 ; 0 ; 8 (1) ; 0 (0) ; 0 (0) ; 8 (1) ; |stopwatch|minute:u3|lpm_add_sub:i_rtl_3|addcore:adder ;
; |a_csnbuffer:result_node| ; 7 (7) ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; |stopwatch|minute:u3|lpm_add_sub:i_rtl_3|addcore:adder|a_csnbuffer:result_node ;
; |msecond:u1| ; 34 (19) ; 9 ; 0 ; 0 ; 25 (10) ; 1 (1) ; 8 (8) ; 15 (0) ; |stopwatch|msecond:u1 ;
; |lpm_add_sub:i_rtl_2| ; 7 (0) ; 0 ; 0 ; 0 ; 7 (0) ; 0 (0) ; 0 (0) ; 7 (0) ; |stopwatch|msecond:u1|lpm_add_sub:i_rtl_2 ;
; |addcore:adder| ; 7 (1) ; 0 ; 0 ; 0 ; 7 (1) ; 0 (0) ; 0 (0) ; 7 (1) ; |stopwatch|msecond:u1|lpm_add_sub:i_rtl_2|addcore:adder ;
; |a_csnbuffer:result_node| ; 6 (6) ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 0 (0) ; 6 (6) ; |stopwatch|msecond:u1|lpm_add_sub:i_rtl_2|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:i_rtl_5| ; 8 (0) ; 0 ; 0 ; 0 ; 8 (0) ; 0 (0) ; 0 (0) ; 8 (0) ; |stopwatch|msecond:u1|lpm_add_sub:i_rtl_5 ;
; |addcore:adder| ; 8 (1) ; 0 ; 0 ; 0 ; 8 (1) ; 0 (0) ; 0 (0) ; 8 (1) ; |stopwatch|msecond:u1|lpm_add_sub:i_rtl_5|addcore:adder ;
; |a_csnbuffer:result_node| ; 7 (7) ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; |stopwatch|msecond:u1|lpm_add_sub:i_rtl_5|addcore:adder|a_csnbuffer:result_node ;
; |second:u2| ; 32 (17) ; 9 ; 0 ; 0 ; 23 (8) ; 1 (1) ; 8 (8) ; 15 (0) ; |stopwatch|second:u2 ;
; |lpm_add_sub:i_rtl_1| ; 7 (0) ; 0 ; 0 ; 0 ; 7 (0) ; 0 (0) ; 0 (0) ; 7 (0) ; |stopwatch|second:u2|lpm_add_sub:i_rtl_1 ;
; |addcore:adder| ; 7 (1) ; 0 ; 0 ; 0 ; 7 (1) ; 0 (0) ; 0 (0) ; 7 (1) ; |stopwatch|second:u2|lpm_add_sub:i_rtl_1|addcore:adder ;
; |a_csnbuffer:result_node| ; 6 (6) ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 0 (0) ; 6 (6) ; |stopwatch|second:u2|lpm_add_sub:i_rtl_1|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:i_rtl_4| ; 8 (0) ; 0 ; 0 ; 0 ; 8 (0) ; 0 (0) ; 0 (0) ; 8 (0) ; |stopwatch|second:u2|lpm_add_sub:i_rtl_4 ;
; |addcore:adder| ; 8 (1) ; 0 ; 0 ; 0 ; 8 (1) ; 0 (0) ; 0 (0) ; 8 (1) ; |stopwatch|second:u2|lpm_add_sub:i_rtl_4|addcore:adder ;
; |a_csnbuffer:result_node| ; 7 (7) ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; |stopwatch|second:u2|lpm_add_sub:i_rtl_4|addcore:adder|a_csnbuffer:result_node ;
+---------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------------+
+------------------------------------+
; Delay Chain Summary ;
+-------------------------------------
; Name ; Pin Type ; Pad to Core ;
+-----------+----------+-------------+
; clk1 ; Input ; OFF ;
; reset ; Input ; OFF ;
; clk ; Input ; OFF ;
; set ; Input ; OFF ;
; selout[5] ; Output ; OFF ;
; selout[4] ; Output ; OFF ;
; selout[3] ; Output ; OFF ;
; selout[2] ; Output ; OFF ;
; selout[1] ; Output ; OFF ;
; selout[0] ; Output ; OFF ;
; led[6] ; Output ; OFF ;
; led[5] ; Output ; OFF ;
; led[4] ; Output ; OFF ;
; led[3] ; Output ; OFF ;
; led[2] ; Output ; OFF ;
; led[1] ; Output ; OFF ;
; led[0] ; Output ; OFF ;
+-----------+----------+-------------+
+---------------+
; Pin-Out File ;
+---------------+
The pin-out file can be found in E:/vdhl试验/stopwatch/stopwatch.pin.
+------------------+
; Fitter Messages ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 4.0 Build 190 1/28/2004 SJ Full Version
Info: Processing started: Tue Dec 02 20:48:26 2008
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off stopwatch -c stopwatch
Info: Selected device EPF10K10LC84-4 for design stopwatch
Info: Timing requirements not specified -- optimizing all clocks equally to maximize operation frequency
Info: Inserted 0 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Tue Dec 02 2008 at 20:48:37
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time = 1 seconds
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time = 0 seconds
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
Info: Processing ended: Tue Dec 02 20:48:40 2008
Info: Elapsed time: 00:00:13
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -