📄 stopwatch.tan.rpt
字号:
+--------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+---------------------------------------------------------------------------------------------------------------------------------------
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
; clk1 ; ; User Pin ; NONE ; NONE ; N/A ; N/A ; N/A ;
; clk ; ; User Pin ; NONE ; NONE ; N/A ; N/A ; N/A ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk1' ;
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+-----------------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 55.87 MHz ( period = 17.900 ns ) ; act:u4|count[0] ; act:u4|num[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 56.18 MHz ( period = 17.800 ns ) ; act:u4|count[0] ; act:u4|num[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 56.18 MHz ( period = 17.800 ns ) ; act:u4|count[0] ; act:u4|num[3] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 56.18 MHz ( period = 17.800 ns ) ; act:u4|count[0] ; act:u4|num[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 58.48 MHz ( period = 17.100 ns ) ; act:u4|count[1] ; act:u4|num[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 58.48 MHz ( period = 17.100 ns ) ; act:u4|count[1] ; act:u4|num[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 58.82 MHz ( period = 17.000 ns ) ; act:u4|count[1] ; act:u4|num[3] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; act:u4|count[2] ; act:u4|num[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; act:u4|count[2] ; act:u4|num[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 62.89 MHz ( period = 15.900 ns ) ; act:u4|count[2] ; act:u4|num[3] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 65.79 MHz ( period = 15.200 ns ) ; act:u4|count[1] ; act:u4|num[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 69.93 MHz ( period = 14.300 ns ) ; act:u4|count[2] ; act:u4|num[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 87.72 MHz ( period = 11.400 ns ) ; act:u4|count[0] ; act:u4|sel[3] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 87.72 MHz ( period = 11.400 ns ) ; act:u4|count[0] ; act:u4|sel[5] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 89.29 MHz ( period = 11.200 ns ) ; act:u4|count[2] ; act:u4|sel[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 89.29 MHz ( period = 11.200 ns ) ; act:u4|count[1] ; act:u4|sel[3] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 89.29 MHz ( period = 11.200 ns ) ; act:u4|count[1] ; act:u4|sel[4] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 89.29 MHz ( period = 11.200 ns ) ; act:u4|count[2] ; act:u4|sel[5] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 91.74 MHz ( period = 10.900 ns ) ; act:u4|count[0] ; act:u4|sel[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 91.74 MHz ( period = 10.900 ns ) ; act:u4|count[0] ; act:u4|sel[4] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 93.46 MHz ( period = 10.700 ns ) ; act:u4|count[2] ; act:u4|sel[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 93.46 MHz ( period = 10.700 ns ) ; act:u4|count[2] ; act:u4|sel[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 95.24 MHz ( period = 10.500 ns ) ; act:u4|count[1] ; act:u4|sel[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 95.24 MHz ( period = 10.500 ns ) ; act:u4|count[1] ; act:u4|sel[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; act:u4|count[0] ; act:u4|sel[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 113.64 MHz ( period = 8.800 ns ) ; act:u4|num[1] ; act:u4|num[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 113.64 MHz ( period = 8.800 ns ) ; act:u4|num[3] ; act:u4|num[3] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 113.64 MHz ( period = 8.800 ns ) ; act:u4|num[0] ; act:u4|num[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 113.64 MHz ( period = 8.800 ns ) ; act:u4|num[2] ; act:u4|num[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 113.64 MHz ( period = 8.800 ns ) ; act:u4|count[1] ; act:u4|sel[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 113.64 MHz ( period = 8.800 ns ) ; act:u4|count[2] ; act:u4|sel[3] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 113.64 MHz ( period = 8.800 ns ) ; act:u4|count[2] ; act:u4|sel[4] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 113.64 MHz ( period = 8.800 ns ) ; act:u4|count[1] ; act:u4|sel[5] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; 125.00 MHz ( period = 8.000 ns ) ; act:u4|count[0] ; act:u4|sel[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|count[0] ; act:u4|count[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|sel[3] ; act:u4|sel[3] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|count[2] ; act:u4|count[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|count[1] ; act:u4|count[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|sel[5] ; act:u4|sel[5] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|count[1] ; act:u4|count[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|count[0] ; act:u4|count[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|count[0] ; act:u4|count[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|sel[0] ; act:u4|sel[0] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|sel[1] ; act:u4|sel[1] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|sel[2] ; act:u4|sel[2] ; clk1 ; clk1 ; None ; None ; None ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; act:u4|sel[4] ; act:u4|sel[4] ; clk1 ; clk1 ; None ; None ; None ;
+-------+------------------------------------------------+-----------------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+-----------------------+-----------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 55.25 MHz ( period = 18.100 ns ) ; second:u2|count[0] ; second:u2|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 56.18 MHz ( period = 17.800 ns ) ; second:u2|count[1] ; second:u2|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 57.14 MHz ( period = 17.500 ns ) ; second:u2|count[2] ; second:u2|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; second:u2|count[3] ; second:u2|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; second:u2|count[4] ; second:u2|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 59.17 MHz ( period = 16.900 ns ) ; minute:u3|count[0] ; minute:u3|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 60.24 MHz ( period = 16.600 ns ) ; second:u2|count[5] ; second:u2|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 60.24 MHz ( period = 16.600 ns ) ; minute:u3|count[0] ; minute:u3|count[6] ; clk ; clk ; None ; None ; None ;
; N/A ; 60.61 MHz ( period = 16.500 ns ) ; minute:u3|count[0] ; minute:u3|count[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 60.61 MHz ( period = 16.500 ns ) ; minute:u3|count[1] ; minute:u3|count[5] ; clk ; clk ; None ; None ; None ;
; N/A ; 60.61 MHz ( period = 16.500 ns ) ; minute:u3|count[1] ; minute:u3|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 60.61 MHz ( period = 16.500 ns ) ; msecond:u1|count[0] ; msecond:u1|count[7] ; clk ; clk ; None ; None ; None ;
; N/A ; 60.98 MHz ( period = 16.400 ns ) ; msecond:u1|count[7] ; msecond:u1|ensec~reg0 ; clk ; clk ; None ; None ; None ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -