📄 denano.tan.rpt
字号:
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLOCK_50 ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; KEY[0] ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLOCK_50' ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+--------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+--------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 172.53 MHz ( period = 5.796 ns ) ; Count:m2|number.00010010 ; Count:m2|mLED[2] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 5.353 ns ;
; N/A ; 176.87 MHz ( period = 5.654 ns ) ; Count:m2|number.00001110 ; Count:m2|mLED[2] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 5.211 ns ;
; N/A ; 186.36 MHz ( period = 5.366 ns ) ; Count:m2|number.00010010 ; Count:m2|mLED[1] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.923 ns ;
; N/A ; 190.04 MHz ( period = 5.262 ns ) ; Count:m2|number.00001111 ; Count:m2|mLED[2] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.819 ns ;
; N/A ; 191.42 MHz ( period = 5.224 ns ) ; Count:m2|number.00001110 ; Count:m2|mLED[1] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.781 ns ;
; N/A ; 191.53 MHz ( period = 5.221 ns ) ; Count:m2|number.00000010 ; Count:m2|mLED[5] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.778 ns ;
; N/A ; 195.92 MHz ( period = 5.104 ns ) ; Count:m2|number.00010010 ; Count:m2|mLED[0] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.661 ns ;
; N/A ; 198.41 MHz ( period = 5.040 ns ) ; Count:m2|number.00010010 ; Count:m2|mLED[4] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.597 ns ;
; N/A ; 201.25 MHz ( period = 4.969 ns ) ; Count:m2|number.00000011 ; Count:m2|mLED[5] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.526 ns ;
; N/A ; 201.53 MHz ( period = 4.962 ns ) ; Count:m2|number.00001110 ; Count:m2|mLED[0] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.519 ns ;
; N/A ; 204.16 MHz ( period = 4.898 ns ) ; Count:m2|number.00001110 ; Count:m2|mLED[4] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.455 ns ;
; N/A ; 204.96 MHz ( period = 4.879 ns ) ; Count:m2|number.00011110 ; Count:m2|mLED[5] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.436 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; Count:m2|number.00000001 ; Count:m2|mLED[5] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.423 ns ;
; N/A ; 206.53 MHz ( period = 4.842 ns ) ; Count:m2|number.00000000 ; Count:m2|mLED[2] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.399 ns ;
; N/A ; 206.95 MHz ( period = 4.832 ns ) ; Count:m2|number.00001111 ; Count:m2|mLED[1] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.389 ns ;
; N/A ; 209.64 MHz ( period = 4.770 ns ) ; Count:m2|number.00010010 ; Count:m2|mLED[3] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.327 ns ;
; N/A ; 216.08 MHz ( period = 4.628 ns ) ; Count:m2|number.00001110 ; Count:m2|mLED[3] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.185 ns ;
; N/A ; 218.82 MHz ( period = 4.570 ns ) ; Count:m2|number.00001111 ; Count:m2|mLED[0] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.127 ns ;
; N/A ; 219.15 MHz ( period = 4.563 ns ) ; Count:m2|number.00000010 ; Count:m2|mLED[6] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.120 ns ;
; N/A ; 219.25 MHz ( period = 4.561 ns ) ; Count:m2|number.00000010 ; Count:m2|mLED[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.118 ns ;
; N/A ; 219.68 MHz ( period = 4.552 ns ) ; Count:m2|number.00001101 ; Count:m2|mLED[2] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.109 ns ;
; N/A ; 221.93 MHz ( period = 4.506 ns ) ; Count:m2|number.00001111 ; Count:m2|mLED[4] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.063 ns ;
; N/A ; 222.52 MHz ( period = 4.494 ns ) ; Count:m2|number.00010000 ; Count:m2|mLED[2] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 4.051 ns ;
; N/A ; 226.65 MHz ( period = 4.412 ns ) ; Count:m2|number.00000000 ; Count:m2|mLED[1] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.969 ns ;
; N/A ; 231.96 MHz ( period = 4.311 ns ) ; Count:m2|number.00000011 ; Count:m2|mLED[6] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.868 ns ;
; N/A ; 232.07 MHz ( period = 4.309 ns ) ; Count:m2|number.00000011 ; Count:m2|mLED[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.866 ns ;
; N/A ; 235.63 MHz ( period = 4.244 ns ) ; Count:m2|number.00010010 ; Count:m2|mLED[5] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.801 ns ;
; N/A ; 236.07 MHz ( period = 4.236 ns ) ; Count:m2|number.00001111 ; Count:m2|mLED[3] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.793 ns ;
; N/A ; 236.18 MHz ( period = 4.234 ns ) ; Count:m2|number.00010001 ; Count:m2|mLED[2] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.791 ns ;
; N/A ; 236.41 MHz ( period = 4.230 ns ) ; Count:m2|number.00010000 ; Count:m2|mLED[6] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.787 ns ;
; N/A ; 236.46 MHz ( period = 4.229 ns ) ; Count:m2|number.00000010 ; Count:m2|mLED[4] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.786 ns ;
; N/A ; 236.52 MHz ( period = 4.228 ns ) ; Count:m2|number.00010000 ; Count:m2|mLED[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.785 ns ;
; N/A ; 236.57 MHz ( period = 4.227 ns ) ; Count:m2|number.00000010 ; Count:m2|mLED[3] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.784 ns ;
; N/A ; 236.91 MHz ( period = 4.221 ns ) ; Count:m2|number.00011110 ; Count:m2|mLED[6] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.778 ns ;
; N/A ; 237.02 MHz ( period = 4.219 ns ) ; Count:m2|number.00011110 ; Count:m2|mLED[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.776 ns ;
; N/A ; 237.64 MHz ( period = 4.208 ns ) ; Count:m2|number.00000001 ; Count:m2|mLED[6] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.765 ns ;
; N/A ; 237.76 MHz ( period = 4.206 ns ) ; Count:m2|number.00000001 ; Count:m2|mLED[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.763 ns ;
; N/A ; 238.55 MHz ( period = 4.192 ns ) ; Count:m2|number.00000010 ; Count:m2|mLED[2] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.749 ns ;
; N/A ; 239.87 MHz ( period = 4.169 ns ) ; Knight_Rider:m1|mLED[6] ; Knight_Rider:m1|DIR ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.726 ns ;
; N/A ; 240.96 MHz ( period = 4.150 ns ) ; Count:m2|number.00000000 ; Count:m2|mLED[0] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.707 ns ;
; N/A ; 242.60 MHz ( period = 4.122 ns ) ; Count:m2|number.00001101 ; Count:m2|mLED[1] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.679 ns ;
; N/A ; 243.78 MHz ( period = 4.102 ns ) ; Count:m2|number.00001110 ; Count:m2|mLED[5] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.659 ns ;
; N/A ; 244.74 MHz ( period = 4.086 ns ) ; Count:m2|number.00000000 ; Count:m2|mLED[4] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.643 ns ;
; N/A ; 246.06 MHz ( period = 4.064 ns ) ; Count:m2|number.00010000 ; Count:m2|mLED[1] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.621 ns ;
; N/A ; 247.04 MHz ( period = 4.048 ns ) ; Count:m2|number.00000100 ; Count:m2|mLED[5] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.605 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -