📄 sclock.tan.rpt
字号:
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[9] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[3] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[1] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[2] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[0] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[4] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[5] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[6] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.33 MHz ( period = 7.026 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[7] ; clk ; clk ; None ; None ; 6.762 ns ;
; N/A ; 142.39 MHz ( period = 7.023 ns ) ; lcd:inst3|counter[2] ; lcd:inst3|state.SETDDRAM1 ; clk ; clk ; None ; None ; 3.694 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[20] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[19] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[17] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[18] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[16] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[11] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[10] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[13] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[14] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[12] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.51 MHz ( period = 7.017 ns ) ; lcd:inst3|clkcnt[10] ; lcd:inst3|clkcnt[15] ; clk ; clk ; None ; None ; 6.753 ns ;
; N/A ; 142.73 MHz ( period = 7.006 ns ) ; lcd:inst3|counter[6] ; lcd:inst3|state.SETDDRAM1 ; clk ; clk ; None ; None ; 3.648 ns ;
; N/A ; 142.78 MHz ( period = 7.004 ns ) ; lcd:inst3|counter[0] ; lcd:inst3|state.SHIFT ; clk ; clk ; None ; None ; 3.675 ns ;
; N/A ; 142.84 MHz ( period = 7.001 ns ) ; lcd:inst3|address[3] ; lcd:inst3|data[5] ; clk ; clk ; None ; None ; 3.672 ns ;
; N/A ; 142.98 MHz ( period = 6.994 ns ) ; lcd:inst3|divcounter[3] ; lcd:inst3|state.SHIFT ; clk ; clk ; None ; None ; 3.635 ns ;
; N/A ; 143.20 MHz ( period = 6.983 ns ) ; lcd:inst3|counter[1] ; lcd:inst3|data[0] ; clk ; clk ; None ; None ; 3.653 ns ;
; N/A ; 143.23 MHz ( period = 6.982 ns ) ; lcd:inst3|counter[1] ; lcd:inst3|data[1] ; clk ; clk ; None ; None ; 3.652 ns ;
; N/A ; 143.55 MHz ( period = 6.966 ns ) ; lcd:inst3|address[1] ; lcd:inst3|data[2] ; clk ; clk ; None ; None ; 3.609 ns ;
; N/A ; 143.86 MHz ( period = 6.951 ns ) ; lcd:inst3|state.IDLE ; lcd:inst3|data[1] ; clk ; clk ; None ; None ; 3.592 ns ;
; N/A ; 143.88 MHz ( period = 6.950 ns ) ; lcd:inst3|counter[6] ; lcd:inst3|data[6] ; clk ; clk ; None ; None ; 3.592 ns ;
; N/A ; 143.97 MHz ( period = 6.946 ns ) ; lcd:inst3|address[5] ; lcd:inst3|data[2] ; clk ; clk ; None ; None ; 3.619 ns ;
; N/A ; 144.45 MHz ( period = 6.923 ns ) ; lcd:inst3|address[3] ; lcd:inst3|data[6] ; clk ; clk ; None ; None ; 3.594 ns ;
; N/A ; 144.47 MHz ( period = 6.922 ns ) ; lcd:inst3|counter[0] ; lcd:inst3|data[6] ; clk ; clk ; None ; None ; 3.593 ns ;
; N/A ; 144.99 MHz ( period = 6.897 ns ) ; lcd:inst3|counter[4] ; lcd:inst3|state.SETDDRAM1 ; clk ; clk ; None ; None ; 3.568 ns ;
; N/A ; 145.69 MHz ( period = 6.864 ns ) ; lcd:inst3|counter[4] ; lcd:inst3|data[6] ; clk ; clk ; None ; None ; 3.535 ns ;
; N/A ; 145.99 MHz ( period = 6.850 ns ) ; lcd:inst3|address[2] ; lcd:inst3|data[2] ; clk ; clk ; None ; None ; 3.493 ns ;
; N/A ; 146.03 MHz ( period = 6.848 ns ) ; lcd:inst3|counter[1] ; lcd:inst3|state.SHIFT ; clk ; clk ; None ; None ; 3.519 ns ;
; N/A ; 146.05 MHz ( period = 6.847 ns ) ; lcd:inst3|address[2] ; lcd:inst3|data[4] ; clk ; clk ; None ; None ; 3.490 ns ;
; N/A ; 146.26 MHz ( period = 6.837 ns ) ; lcd:inst3|counter[6] ; lcd:inst3|data[0] ; clk ; clk ; None ; None ; 3.478 ns ;
; N/A ; 146.28 MHz ( period = 6.836 ns ) ; lcd:inst3|counter[6] ; lcd:inst3|data[1] ; clk ; clk ; None ; None ; 3.477 ns ;
; N/A ; 146.76 MHz ( period = 6.814 ns ) ; lcd:inst3|flag ; lcd:inst3|counter[5] ; clk ; clk ; None ; None ; 3.426 ns ;
; N/A ; 146.76 MHz ( period = 6.814 ns ) ; lcd:inst3|flag ; lcd:inst3|counter[2] ; clk ; clk ; None ; None ; 3.426 ns ;
; N/A ; 146.76 MHz ( period = 6.814 ns ) ; lcd:inst3|flag ; lcd:inst3|counter[0] ; clk ; clk ; None ; None ; 3.426 ns ;
; N/A ; 146.76 MHz ( period = 6.814 ns ) ; lcd:inst3|flag ; lcd:inst3|counter[1] ; clk ; clk ; None ; None ; 3.426 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clk' ;
+------------------------------------------+-----------------------------+-----------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack ; From ; To ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+-----------------------------+-----------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; lcd:inst3|lcd_rw ; lcd:inst3|lcd_rw ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|state.IDLE ; lcd:inst3|state.IDLE ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|clk_int ; lcd:inst3|clk_int ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|clkdiv ; lcd:inst3|clkdiv ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|divcounter[1] ; lcd:inst3|divcounter[1] ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|divcounter[0] ; lcd:inst3|divcounter[0] ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|divcounter[2] ; lcd:inst3|divcounter[2] ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|state.WRITERAM ; lcd:inst3|state.WRITERAM ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|lcd_e ; lcd:inst3|lcd_e ; clk ; clk ; None ; None ; 0.501 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst3|lcd_rs ; lcd:inst3|lcd_rs ; clk ; clk ; None
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -