📄 crc16bits.fit.rpt
字号:
; data_in[0] ; 71 ; -- ; 4 ; 3 ; 0 ; no ; LVTTL ; Fitter ;
; data_in[1] ; 85 ; -- ; 4 ; 7 ; 0 ; no ; LVTTL ; Fitter ;
; data_in[2] ; 92 ; -- ; 1 ; 7 ; 0 ; no ; LVTTL ; Fitter ;
; data_in[3] ; 46 ; -- ; 3 ; 3 ; 0 ; no ; LVTTL ; Fitter ;
; data_in[4] ; 93 ; -- ; 1 ; 3 ; 0 ; no ; LVTTL ; Fitter ;
; data_in[5] ; 47 ; -- ; 3 ; 3 ; 0 ; no ; LVTTL ; Fitter ;
; data_in[6] ; 75 ; -- ; 4 ; 3 ; 0 ; no ; LVTTL ; Fitter ;
; data_in[7] ; 57 ; -- ; 3 ; 4 ; 0 ; no ; LVTTL ; Fitter ;
+------------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
+----------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-----------------------------------------------------------------------------------------------------------------------------------------
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; Turbo Bit ; I/O Standard ; Location assigned by ;
+-------------+-------+----------+-----+-----------------+----------------+------------+-----------+--------------+----------------------+
; crc_out[0] ; 10 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[10] ; 30 ; -- ; 2 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[11] ; 31 ; -- ; 2 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[12] ; 32 ; -- ; 2 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[13] ; 35 ; -- ; 2 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[14] ; 36 ; -- ; 2 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[15] ; 12 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[1] ; 37 ; -- ; 2 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[2] ; 99 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[3] ; 9 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[4] ; 8 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[5] ; 98 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[6] ; 97 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[7] ; 96 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[8] ; 13 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; crc_out[9] ; 100 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; valid ; 6 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
+-------------+-------+----------+-----+-----------------+----------------+------------+-----------+--------------+----------------------+
+----------------------------------------------------------------------------+
; All Package Pins ;
+-----------------------------------------------------------------------------
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; I/O Standard ; Voltage ;
+----------+------------+----------+----------------+--------------+---------+
; 1 ; ; -- ; NC ; ; ;
; 2 ; ; -- ; NC ; ; ;
; 3 ; 12 ; -- ; VCCIO ; ; 3.3V ;
; 4 ; 13 ; -- ; +TDI ; LVTTL ; ;
; 5 ; ; -- ; NC ; ; ;
; 6 ; 14 ; -- ; valid ; LVTTL ; ;
; 7 ; ; -- ; NC ; ; ;
; 8 ; 15 ; -- ; crc_out[4] ; LVTTL ; ;
; 9 ; 16 ; -- ; crc_out[3] ; LVTTL ; ;
; 10 ; 17 ; -- ; crc_out[0] ; LVTTL ; ;
; 11 ; 18 ; -- ; GND ; ; ;
; 12 ; 19 ; -- ; crc_out[15] ; LVTTL ; ;
; 13 ; 20 ; -- ; crc_out[8] ; LVTTL ; ;
; 14 ; 21 ; -- ; GND* ; ; ;
; 15 ; 22 ; -- ; +TMS ; LVTTL ; ;
; 16 ; 23 ; -- ; crc_in[5] ; LVTTL ; ;
; 17 ; 24 ; -- ; crc_in[3] ; LVTTL ; ;
; 18 ; 25 ; -- ; VCCIO ; ; 3.3V ;
; 19 ; 26 ; -- ; crc_in[14] ; LVTTL ; ;
; 20 ; 27 ; -- ; crc_in[13] ; LVTTL ; ;
; 21 ; 28 ; -- ; GND* ; ; ;
; 22 ; ; -- ; NC ; ; ;
; 23 ; 29 ; -- ; GND* ; ; ;
; 24 ; ; -- ; NC ; ; ;
; 25 ; 30 ; -- ; GND* ; ; ;
; 26 ; 31 ; -- ; GND ; ; ;
; 27 ; ; -- ; NC ; ; ;
; 28 ; ; -- ; NC ; ; ;
; 29 ; 32 ; -- ; crc_in[12] ; LVTTL ; ;
; 30 ; 33 ; -- ; crc_out[10] ; LVTTL ; ;
; 31 ; 34 ; -- ; crc_out[11] ; LVTTL ; ;
; 32 ; 35 ; -- ; crc_out[12] ; LVTTL ; ;
; 33 ; 36 ; -- ; GND ; ; ;
; 34 ; 37 ; -- ; VCCIO ; ; 3.3V ;
; 35 ; 38 ; -- ; crc_out[13] ; LVTTL ; ;
; 36 ; 39 ; -- ; crc_out[14] ; LVTTL ; ;
; 37 ; 40 ; -- ; crc_out[1] ; LVTTL ; ;
; 38 ; 41 ; -- ; GND ; ; ;
; 39 ; 42 ; -- ; VCCINT ; ; 3.3V ;
; 40 ; 43 ; -- ; GND* ; ; ;
; 41 ; 44 ; -- ; GND* ; ; ;
; 42 ; 45 ; -- ; GND* ; ; ;
; 43 ; 46 ; -- ; GND ; ; ;
; 44 ; 47 ; -- ; crc_in[7] ; LVTTL ; ;
; 45 ; 48 ; -- ; crc_in[10] ; LVTTL ; ;
; 46 ; 49 ; -- ; data_in[3] ; LVTTL ; ;
; 47 ; 50 ; -- ; data_in[5] ; LVTTL ; ;
; 48 ; 51 ; -- ; crc_in[11] ; LVTTL ; ;
; 49 ; ; -- ; NC ; ; ;
; 50 ; ; -- ; NC ; ; ;
; 51 ; 52 ; -- ; VCCIO ; ; 3.3V ;
; 52 ; 53 ; -- ; GND* ; ; ;
; 53 ; 94 ; -- ; GND ; ; ;
; 54 ; 54 ; -- ; GND* ; ; ;
; 55 ; ; -- ; NC ; ; ;
; 56 ; 55 ; -- ; GND* ; ; ;
; 57 ; 56 ; -- ; data_in[7] ; LVTTL ; ;
; 58 ; 57 ; -- ; crc_in[0] ; LVTTL ; ;
; 59 ; 58 ; -- ; GND ; ; ;
; 60 ; 59 ; -- ; crc_in[15] ; LVTTL ; ;
; 61 ; 60 ; -- ; crc_in[4] ; LVTTL ; ;
; 62 ; 61 ; -- ; +TCK ; LVTTL ; ;
; 63 ; 62 ; -- ; GND* ; ; ;
; 64 ; 63 ; -- ; GND* ; ; ;
; 65 ; 64 ; -- ; GND ; ; ;
; 66 ; 65 ; -- ; VCCIO ; ; 3.3V ;
; 67 ; 66 ; -- ; crc_in[6] ; LVTTL ; ;
; 68 ; 67 ; -- ; crc_in[8] ; LVTTL ; ;
; 69 ; 68 ; -- ; GND* ; ; ;
; 70 ; ; -- ; NC ; ; ;
; 71 ; 69 ; -- ; data_in[0] ; LVTTL ; ;
; 72 ; ; -- ; NC ; ; ;
; 73 ; 70 ; -- ; *TDO ; LVTTL ; ;
; 74 ; 71 ; -- ; GND ; ; ;
; 75 ; 72 ; -- ; data_in[6] ; LVTTL ; ;
; 76 ; 73 ; -- ; GND* ; ; ;
; 77 ; ; -- ; NC ; ; ;
; 78 ; 99 ; -- ; GND ; ; ;
; 79 ; 74 ; -- ; GND* ; ; ;
; 80 ; 75 ; -- ; GND* ; ; ;
; 81 ; 76 ; -- ; crc_in[1] ; LVTTL ; ;
; 82 ; 77 ; -- ; VCCIO ; ; 3.3V ;
; 83 ; 78 ; -- ; crc_in[2] ; LVTTL ; ;
; 84 ; 79 ; -- ; crc_in[9] ; LVTTL ; ;
; 85 ; 80 ; -- ; data_in[1] ; LVTTL ; ;
; 86 ; 81 ; -- ; GND ; ; ;
; 87 ; 82 ; -- ; GND+ ; ; ;
; 88 ; 83 ; -- ; GND+ ; ; ;
; 89 ; 0 ; -- ; GND+ ; ; ;
; 90 ; 1 ; -- ; GND+ ; ; ;
; 91 ; 2 ; -- ; VCCINT ; ; 3.3V ;
; 92 ; 3 ; -- ; data_in[2] ; LVTTL ; ;
; 93 ; 4 ; -- ; data_in[4] ; LVTTL ; ;
; 94 ; 5 ; -- ; EN ; LVTTL ; ;
; 95 ; 6 ; -- ; GND ; ; ;
; 96 ; 7 ; -- ; crc_out[7] ; LVTTL ; ;
; 97 ; 8 ; -- ; crc_out[6] ; LVTTL ; ;
; 98 ; 9 ; -- ; crc_out[5] ; LVTTL ; ;
; 99 ; 10 ; -- ; crc_out[2] ; LVTTL ; ;
; 100 ; 11 ; -- ; crc_out[9] ; LVTTL ; ;
+----------+------------+----------+----------------+--------------+---------+
+-----------------------------------------------+
; Output Pin Load For Reported TCO ;
+------------------------------------------------
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm ;
; 2.5 V ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+-----------------------------------------------------------------------
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |CRC16bits ; 23 ; 46 ; |CRC16bits ;
+----------------------------+------------+------+---------------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -