📄 total.tan.rpt
字号:
+------------------------------------------------------------------------------------------------------+
; Timing Analyzer Settings ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Option ; Setting ; From ; To ; Entity Name ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Device Name ; EP1C3T100C6 ; ; ; ;
; Timing Models ; Final ; ; ; ;
; Number of source nodes to report per destination node ; 10 ; ; ; ;
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same as Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLK_1KHZ ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
; SET_TIME[1] ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
; SET_TIME[0] ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
; CLOCK_MAICHONG ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLK_1KHZ' ;
+-----------------------------------------+-----------------------------------------------------+------------------------+------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+------------------------+------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 105.74 MHz ( period = 9.457 ns ) ; MINUTE:inst|CNT0[0] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 1.482 ns ;
; N/A ; 106.67 MHz ( period = 9.375 ns ) ; MINUTE:inst|CNT0[2] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 1.400 ns ;
; N/A ; 106.94 MHz ( period = 9.351 ns ) ; MINUTE:inst|CNT0[3] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 1.376 ns ;
; N/A ; 108.18 MHz ( period = 9.244 ns ) ; MINUTE:inst|CNT0[1] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 1.269 ns ;
; N/A ; 108.25 MHz ( period = 9.238 ns ) ; MINUTE:inst|CNT1[0] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 1.263 ns ;
; N/A ; 109.30 MHz ( period = 9.149 ns ) ; MINUTE:inst|CNT1[1] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 1.174 ns ;
; N/A ; 110.83 MHz ( period = 9.023 ns ) ; MINUTE:inst|CNT1[2] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 1.048 ns ;
; N/A ; 159.06 MHz ( period = 6.287 ns ) ; SECOND:inst1|CNT1[2] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 2.763 ns ;
; N/A ; 160.77 MHz ( period = 6.220 ns ) ; SECOND:inst1|CNT1[0] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 2.696 ns ;
; N/A ; 166.92 MHz ( period = 5.991 ns ) ; SECOND:inst1|CNT0[1] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 2.467 ns ;
; N/A ; 171.17 MHz ( period = 5.842 ns ) ; SECOND:inst1|CNT0[2] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 2.318 ns ;
; N/A ; 175.93 MHz ( period = 5.684 ns ) ; SECOND:inst1|CNT0[0] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 2.160 ns ;
; N/A ; 179.12 MHz ( period = 5.583 ns ) ; SECOND:inst1|CNT0[3] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 2.059 ns ;
; N/A ; 183.89 MHz ( period = 5.438 ns ) ; SECOND:inst1|CNT1[1] ; ALERT:inst6|QLK ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 1.914 ns ;
; N/A ; 258.26 MHz ( period = 3.872 ns ) ; SECOND:inst1|CNT1[2] ; SECOND:inst1|COUT ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 3.638 ns ;
; N/A ; 260.15 MHz ( period = 3.844 ns ) ; MINUTE:inst|CNT0[3] ; MINUTE:inst|COUT ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 3.610 ns ;
; N/A ; 268.02 MHz ( period = 3.731 ns ) ; MINUTE:inst|CNT1[0] ; MINUTE:inst|COUT ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 3.497 ns ;
; N/A ; 274.57 MHz ( period = 3.642 ns ) ; MINUTE:inst|CNT1[1] ; MINUTE:inst|COUT ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 3.408 ns ;
; N/A ; 279.64 MHz ( period = 3.576 ns ) ; SECOND:inst1|CNT0[1] ; SECOND:inst1|COUT ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 3.342 ns ;
; N/A ; 284.41 MHz ( period = 3.516 ns ) ; MINUTE:inst|CNT1[2] ; MINUTE:inst|COUT ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 3.282 ns ;
; N/A ; 289.02 MHz ( period = 3.460 ns ) ; SECOND:inst1|CNT1[2] ; SECOND:inst1|CNT1[1] ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 3.258 ns ;
; N/A ; 289.27 MHz ( period = 3.457 ns ) ; SECOND:inst1|CNT1[2] ; SECOND:inst1|CNT1[2] ; CLK_1KHZ ; CLK_1KHZ ; None ; None ; 3.255 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -