⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 sin.fit.rpt

📁 使用VHDL语言和CPLD芯片生成39KHz的信号
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; Set_Freq_IN[1] ; 1     ; 2        ; 2            ; 5            ; 3           ; 6                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; User                 ;
; Set_Freq_IN[2] ; 100   ; 2        ; 2            ; 5            ; 2           ; 6                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; User                 ;
; Set_Freq_IN[3] ; 99    ; 2        ; 2            ; 5            ; 1           ; 7                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; User                 ;
; Set_Freq_IN[4] ; 98    ; 2        ; 2            ; 5            ; 0           ; 6                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; User                 ;
+----------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins                                                                                                                                                                                                                                                                                                                 ;
+-----------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Name            ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load  ;
+-----------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Signal_Freq_Out ; 51    ; 1        ; 7            ; 0            ; 0           ; 0                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; User                 ; 10 pF ;
; Signal_RUN_DIS  ; 26    ; 1        ; 2            ; 0            ; 3           ; 0                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; yes                    ; User                 ; 10 pF ;
+-----------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+


+-----------------------------------------------------------+
; I/O Bank Usage                                            ;
+----------+-----------------+---------------+--------------+
; I/O Bank ; Usage           ; VCCIO Voltage ; VREF Voltage ;
+----------+-----------------+---------------+--------------+
; 1        ; 2 / 38 ( 5 % )  ; 3.3V          ; --           ;
; 2        ; 5 / 42 ( 12 % ) ; 3.3V          ; --           ;
+----------+-----------------+---------------+--------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                                              ;
+----------+------------+----------+-----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage  ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+-----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; 1        ; 83         ; 2        ; Set_Freq_IN[1]  ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 2        ; 0          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 3        ; 1          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 4        ; 2          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 5        ; 3          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 6        ; 4          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 7        ; 5          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 8        ; 6          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 9        ;            ; 1        ; VCCIO1          ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 10       ;            ;          ; GNDIO           ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 11       ;            ;          ; GNDINT          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 12       ; 7          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 13       ;            ;          ; VCCINT          ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 14       ; 8          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 15       ; 9          ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 16       ; 10         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 17       ; 11         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 18       ; 12         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 19       ; 13         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 20       ; 14         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 21       ; 15         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 22       ; 16         ; 1        ; #TMS            ; input  ;              ;         ; --         ;                 ; --       ; --           ;
; 23       ; 17         ; 1        ; #TDI            ; input  ;              ;         ; --         ;                 ; --       ; --           ;
; 24       ; 18         ; 1        ; #TCK            ; input  ;              ;         ; --         ;                 ; --       ; --           ;
; 25       ; 19         ; 1        ; #TDO            ; output ;              ;         ; --         ;                 ; --       ; --           ;
; 26       ; 20         ; 1        ; Signal_RUN_DIS  ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 27       ; 21         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 28       ; 22         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 29       ; 23         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 30       ; 24         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 31       ;            ; 1        ; VCCIO1          ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 32       ;            ;          ; GNDIO           ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 33       ; 25         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 34       ; 26         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 35       ; 27         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 36       ; 28         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 37       ; 29         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 38       ; 30         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 39       ; 31         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 40       ; 32         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 41       ; 33         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 42       ; 34         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 43       ; 35         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 44       ; 36         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 45       ;            ; 1        ; VCCIO1          ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 46       ;            ;          ; GNDIO           ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 47       ; 37         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 48       ; 38         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 49       ; 39         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 50       ; 40         ; 1        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 51       ; 41         ; 1        ; Signal_Freq_Out ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 52       ; 42         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 53       ; 43         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 54       ; 44         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 55       ; 45         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 56       ; 46         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 57       ; 47         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 58       ; 48         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 59       ;            ; 2        ; VCCIO2          ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 60       ;            ;          ; GNDIO           ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 61       ; 49         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 62       ; 50         ; 2        ; CLK             ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 63       ;            ;          ; VCCINT          ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 64       ; 51         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 65       ;            ;          ; GNDINT          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 66       ; 52         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 67       ; 53         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 68       ; 54         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 69       ; 55         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 70       ; 56         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 71       ; 57         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 72       ; 58         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 73       ; 59         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 74       ; 60         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 75       ; 61         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 76       ; 62         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 77       ; 63         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 78       ; 64         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 79       ;            ;          ; GNDIO           ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 80       ;            ; 2        ; VCCIO2          ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 81       ; 65         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 82       ; 66         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 83       ; 67         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 84       ; 68         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 85       ; 69         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 86       ; 70         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 87       ; 71         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 88       ; 72         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 89       ; 73         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 90       ; 74         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 91       ; 75         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 92       ; 76         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 93       ;            ;          ; GNDIO           ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 94       ;            ; 2        ; VCCIO2          ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 95       ; 77         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 96       ; 78         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 97       ; 79         ; 2        ; RESERVED_INPUT  ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 98       ; 80         ; 2        ; Set_Freq_IN[4]  ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 99       ; 81         ; 2        ; Set_Freq_IN[3]  ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 100      ; 82         ; 2        ; Set_Freq_IN[2]  ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
+----------+------------+----------+-----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
Note: Pin directions (input, output or bidir) are based on device operating in user mode.


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; 3.3-V LVTTL                ; 10 pF ; Not Available          ;
; 3.3-V LVCMOS               ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ; Library Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
; |SIN                       ; 58 (58)     ; 45           ; 0          ; 7    ; 0            ; 13 (13)      ; 1 (1)             ; 44 (44)          ; 34 (34)         ; 3 (3)      ; |SIN                ; work         ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+--------------------------------------------+
; Delay Chain Summary                        ;
+-----------------+----------+---------------+
; Name            ; Pin Type ; Pad to Core 0 ;
+-----------------+----------+---------------+
; CLK             ; Input    ; 0             ;
; Set_Freq_IN[1]  ; Input    ; 0             ;
; Set_Freq_IN[4]  ; Input    ; 0             ;
; Set_Freq_IN[3]  ; Input    ; 0             ;
; Set_Freq_IN[2]  ; Input    ; 0             ;
; Signal_Freq_Out ; Bidir    ; 0             ;
; Signal_RUN_DIS  ; Bidir    ; 0             ;
+-----------------+----------+---------------+


+-----------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                             ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -