📄 colorled32.pin
字号:
-- Copyright (C) 1991-2006 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files from any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.5V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor.
-- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry.
---------------------------------------------------------------------------------
Quartus II Version 6.1 Build 201 11/27/2006 SJ Full Version
CHIP "colorled32" ASSIGNED TO AN: EP1C6Q240C8
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
free1 : 1 : output : 3.3-V LVTTL : : 1 : Y
GND* : 2 : : : : 1 :
GND* : 3 : : : : 1 :
GND* : 4 : : : : 1 :
hsync : 5 : input : 3.3-V LVTTL : : 1 : Y
vsync : 6 : input : 3.3-V LVTTL : : 1 : Y
GND* : 7 : : : : 1 :
pclk : 8 : input : 3.3-V LVTTL : : 1 : Y
VCCIO1 : 9 : power : : 3.3V : 1 :
GND : 10 : gnd : : : :
in_red[7] : 11 : input : 3.3-V LVTTL : : 1 : Y
in_red[6] : 12 : input : 3.3-V LVTTL : : 1 : Y
in_red[5] : 13 : input : 3.3-V LVTTL : : 1 : Y
in_red[4] : 14 : input : 3.3-V LVTTL : : 1 : Y
in_red[3] : 15 : input : 3.3-V LVTTL : : 1 : Y
in_red[2] : 16 : input : 3.3-V LVTTL : : 1 : Y
in_red[1] : 17 : input : 3.3-V LVTTL : : 1 : Y
in_red[0] : 18 : input : 3.3-V LVTTL : : 1 : Y
in_grn[7] : 19 : input : 3.3-V LVTTL : : 1 : Y
in_grn[6] : 20 : input : 3.3-V LVTTL : : 1 : Y
in_grn[5] : 21 : input : 3.3-V LVTTL : : 1 : Y
VCCIO1 : 22 : power : : 3.3V : 1 :
in_grn[4] : 23 : input : 3.3-V LVTTL : : 1 : Y
~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 24 : input : 3.3-V LVTTL : : 1 : N
DATA0 : 25 : input : : : 1 :
nCONFIG : 26 : : : : 1 :
VCCA_PLL1 : 27 : power : : 1.5V : :
GND+ : 28 : : : : 1 :
GND+ : 29 : : : : 1 :
GNDA_PLL1 : 30 : gnd : : : :
GNDG_PLL1 : 31 : gnd : : : :
nCEO : 32 : : : : 1 :
nCE : 33 : : : : 1 :
MSEL0 : 34 : : : : 1 :
MSEL1 : 35 : : : : 1 :
DCLK : 36 : bidir : : : 1 :
~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 37 : input : 3.3-V LVTTL : : 1 : N
in_grn[3] : 38 : input : 3.3-V LVTTL : : 1 : Y
in_grn[2] : 39 : input : 3.3-V LVTTL : : 1 : Y
GND : 40 : gnd : : : :
in_grn[1] : 41 : input : 3.3-V LVTTL : : 1 : Y
in_grn[0] : 42 : input : 3.3-V LVTTL : : 1 : Y
in_blu[7] : 43 : input : 3.3-V LVTTL : : 1 : Y
in_blu[6] : 44 : input : 3.3-V LVTTL : : 1 : Y
in_blu[5] : 45 : input : 3.3-V LVTTL : : 1 : Y
in_blu[4] : 46 : input : 3.3-V LVTTL : : 1 : Y
in_blu[3] : 47 : input : 3.3-V LVTTL : : 1 : Y
in_blu[2] : 48 : input : 3.3-V LVTTL : : 1 : Y
in_blu[1] : 49 : input : 3.3-V LVTTL : : 1 : Y
in_blu[0] : 50 : input : 3.3-V LVTTL : : 1 : Y
VCCIO1 : 51 : power : : 3.3V : 1 :
GND : 52 : gnd : : : :
GND* : 53 : : : : 1 :
GND* : 54 : : : : 1 :
free55 : 55 : output : 3.3-V LVTTL : : 1 : Y
free56 : 56 : output : 3.3-V LVTTL : : 1 : Y
led[63] : 57 : output : 3.3-V LVTTL : : 1 : Y
GND* : 58 : : : : 1 :
led[62] : 59 : output : 3.3-V LVTTL : : 1 : Y
led[61] : 60 : output : 3.3-V LVTTL : : 1 : Y
sa[9] : 61 : output : 3.3-V LVTTL : : 4 : Y
sa[8] : 62 : output : 3.3-V LVTTL : : 4 : Y
sa[7] : 63 : output : 3.3-V LVTTL : : 4 : Y
sa[6] : 64 : output : 3.3-V LVTTL : : 4 : Y
sa[5] : 65 : output : 3.3-V LVTTL : : 4 : Y
swr : 66 : output : 3.3-V LVTTL : : 4 : Y
sad[7] : 67 : bidir : 3.3-V LVTTL : : 4 : Y
sad[6] : 68 : bidir : 3.3-V LVTTL : : 4 : Y
GND : 69 : gnd : : : :
VCCIO4 : 70 : power : : 3.3V : 4 :
GND : 71 : gnd : : : :
VCCINT : 72 : power : : 1.5V : :
sad[5] : 73 : bidir : 3.3-V LVTTL : : 4 : Y
sad[4] : 74 : bidir : 3.3-V LVTTL : : 4 : Y
sad[3] : 75 : bidir : 3.3-V LVTTL : : 4 : Y
sad[2] : 76 : bidir : 3.3-V LVTTL : : 4 : Y
sad[1] : 77 : bidir : 3.3-V LVTTL : : 4 : Y
sad[0] : 78 : bidir : 3.3-V LVTTL : : 4 : Y
scs : 79 : output : 3.3-V LVTTL : : 4 : Y
sa[4] : 80 : output : 3.3-V LVTTL : : 4 : Y
sa[3] : 81 : output : 3.3-V LVTTL : : 4 : Y
sa[2] : 82 : output : 3.3-V LVTTL : : 4 : Y
sa[1] : 83 : output : 3.3-V LVTTL : : 4 : Y
sa[0] : 84 : output : 3.3-V LVTTL : : 4 : Y
sa[10] : 85 : output : 3.3-V LVTTL : : 4 : Y
sa[11] : 86 : output : 3.3-V LVTTL : : 4 : Y
sa[12] : 87 : output : 3.3-V LVTTL : : 4 : Y
sa[13] : 88 : output : 3.3-V LVTTL : : 4 : Y
GND : 89 : gnd : : : :
VCCINT : 90 : power : : 1.5V : :
GND : 91 : gnd : : : :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -