📄 rcvr.fit.rpt
字号:
+---------------------------------------------------------------------------------------------------------------------------------+
; Control Signals ;
+------------------------+--------------+---------+----------------------------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+------------------------+--------------+---------+----------------------------+--------+----------------------+------------------+
; clk ; PIN_18 ; 26 ; Clock ; yes ; Global Clock ; GCLK0 ;
; rcvr:inst|Equal2~29 ; LC_X9_Y9_N2 ; 1 ; Async. clear ; no ; -- ; -- ;
; rcvr:inst|LessThan1~64 ; LC_X9_Y10_N1 ; 8 ; Clock enable ; no ; -- ; -- ;
; rcvr:inst|clk16x ; LC_X8_Y8_N6 ; 7 ; Clock ; no ; -- ; -- ;
; rcvr:inst|clk1x ; LC_X10_Y7_N9 ; 21 ; Clock ; yes ; Global Clock ; GCLK2 ;
; rcvr:inst|clk1x_enable ; LC_X8_Y8_N7 ; 15 ; Async. clear, Clock enable ; no ; -- ; -- ;
; rcvr:inst|rbr[7]~293 ; LC_X9_Y10_N6 ; 8 ; Clock enable ; no ; -- ; -- ;
; txt:inst1|clk1x ; LC_X12_Y3_N2 ; 14 ; Clock ; yes ; Global Clock ; GCLK1 ;
; txt:inst1|clk1x_enable ; LC_X12_Y5_N0 ; 15 ; Async. clear, Clock enable ; no ; -- ; -- ;
; txt:inst1|tsr[0]~672 ; LC_X2_Y7_N7 ; 7 ; Clock enable ; no ; -- ; -- ;
; wrn ; PIN_42 ; 9 ; Clock ; yes ; Global Clock ; GCLK3 ;
+------------------------+--------------+---------+----------------------------+--------+----------------------+------------------+
+------------------------------------------------------------------------------------+
; Global & Other Fast Signals ;
+-----------------+--------------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-----------------+--------------+---------+----------------------+------------------+
; clk ; PIN_18 ; 26 ; Global Clock ; GCLK0 ;
; rcvr:inst|clk1x ; LC_X10_Y7_N9 ; 21 ; Global Clock ; GCLK2 ;
; txt:inst1|clk1x ; LC_X12_Y3_N2 ; 14 ; Global Clock ; GCLK1 ;
; wrn ; PIN_42 ; 9 ; Global Clock ; GCLK3 ;
+-----------------+--------------+---------+----------------------+------------------+
+-------------------------------------+
; Non-Global High Fan-Out Signals ;
+---------------------------+---------+
; Name ; Fan-Out ;
+---------------------------+---------+
; rcvr:inst|clk1x_enable ; 15 ;
; txt:inst1|clk1x_enable ; 15 ;
; txt:inst1|no_bits_sent[0] ; 10 ;
; txt:inst1|no_bits_sent[1] ; 9 ;
; rcvr:inst|LessThan1~64 ; 8 ;
; txt:inst1|Equal4~21 ; 8 ;
; rcvr:inst|rbr[7]~293 ; 8 ;
; txt:inst1|no_bits_sent[2] ; 8 ;
; rcvr:inst|clk16x ; 7 ;
; rcvr:inst|counter2[8] ; 7 ;
; txt:inst1|counter2[8] ; 7 ;
; txt:inst1|tsr[0]~672 ; 7 ;
; rcvr:inst|no_bits_rcvd[0] ; 7 ;
; txt:inst1|no_bits_sent[3] ; 7 ;
; txt:inst1|counter1[4] ; 6 ;
; rcvr:inst|Equal1~81 ; 6 ;
; rcvr:inst|Equal1~80 ; 6 ;
; txt:inst1|Equal1~81 ; 6 ;
; txt:inst1|Equal1~80 ; 6 ;
; rcvr:inst|no_bits_rcvd[1] ; 6 ;
; txt:inst1|Equal0~41 ; 5 ;
; rcvr:inst|no_bits_rcvd[2] ; 5 ;
; rcvr:inst|Add1~143 ; 4 ;
; txt:inst1|Add1~143 ; 4 ;
; rcvr:inst|no_bits_rcvd[3] ; 4 ;
; txt:inst1|tsr[7] ; 2 ;
; txt:inst1|counter1[0] ; 2 ;
; txt:inst1|counter1[3] ; 2 ;
; txt:inst1|counter1[1] ; 2 ;
; rcvr:inst|rxd1 ; 2 ;
; txt:inst1|wrn1 ; 2 ;
; rcvr:inst|rxd2 ; 2 ;
; rcvr:inst|counter2[7] ; 2 ;
; rcvr:inst|counter2[5] ; 2 ;
; rcvr:inst|counter2[4] ; 2 ;
; rcvr:inst|counter2[3] ; 2 ;
; rcvr:inst|counter2[2] ; 2 ;
; rcvr:inst|counter2[1] ; 2 ;
; txt:inst1|counter2[7] ; 2 ;
; txt:inst1|counter2[5] ; 2 ;
; txt:inst1|counter2[4] ; 2 ;
; txt:inst1|counter2[3] ; 2 ;
; txt:inst1|counter2[2] ; 2 ;
; txt:inst1|counter2[1] ; 2 ;
; rcvr:inst|rsr[0] ; 2 ;
; rcvr:inst|rsr[1] ; 2 ;
; rcvr:inst|rsr[2] ; 2 ;
; rcvr:inst|rsr[3] ; 2 ;
; rcvr:inst|rsr[4] ; 2 ;
; rcvr:inst|rsr[5] ; 2 ;
+---------------------------+---------+
+--------------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+---------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+---------------------+
; C4s ; 45 / 2,870 ( 2 % ) ;
; Direct links ; 49 / 3,938 ( 1 % ) ;
; Global clocks ; 4 / 4 ( 100 % ) ;
; LAB clocks ; 14 / 72 ( 19 % ) ;
; LUT chains ; 0 / 1,143 ( 0 % ) ;
; Local interconnects ; 109 / 3,938 ( 3 % ) ;
; R4s ; 38 / 2,832 ( 1 % ) ;
+----------------------------+---------------------+
+---------------------------------------------------------------------------+
; LAB Logic Elements ;
+--------------------------------------------+------------------------------+
; Number of Logic Elements (Average = 5.35) ; Number of LABs (Total = 20) ;
+--------------------------------------------+------------------------------+
; 1 ; 8 ;
; 2 ; 1 ;
; 3 ; 1 ;
; 4 ; 1 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 0 ;
; 9 ; 0 ;
; 10 ; 9 ;
+--------------------------------------------+------------------------------+
+-------------------------------------------------------------------+
; LAB-wide Signals ;
+------------------------------------+------------------------------+
; LAB-wide Signals (Average = 1.35) ; Number of LABs (Total = 20) ;
+------------------------------------+------------------------------+
; 1 Async. clear ; 4 ;
; 1 Clock ; 15 ;
; 1 Clock enable ; 3 ;
; 2 Clock enables ; 1 ;
; 2 Clocks ; 4 ;
+------------------------------------+------------------------------+
+----------------------------------------------------------------------------+
; LAB Signals Sourced ;
+---------------------------------------------+------------------------------+
; Number of Signals Sourced (Average = 5.60) ; Number of LABs (Total = 20) ;
+---------------------------------------------+------------------------------+
; 0 ; 0 ;
; 1 ; 8 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -