traffic.tan.rpt
来自「利用vhdl编写的模拟交通灯的程序」· RPT 代码 · 共 330 行 · 第 1/5 页
RPT
330 行
; N/A ; 86.86 MHz ( period = 11.513 ns ) ; Turn_A ; q[6] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 87.34 MHz ( period = 11.450 ns ) ; Strait_A ; q[9] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 87.44 MHz ( period = 11.437 ns ) ; Strait_A ; q[7] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 87.48 MHz ( period = 11.431 ns ) ; Strait_A ; q[12] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 87.50 MHz ( period = 11.428 ns ) ; Strait_A ; q[11] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 88.42 MHz ( period = 11.310 ns ) ; Strait_A ; q[4] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 88.42 MHz ( period = 11.310 ns ) ; Strait_A ; q[5] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 88.42 MHz ( period = 11.310 ns ) ; Strait_A ; q[6] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 178.13 MHz ( period = 5.614 ns ) ; Count_Down[2] ; State[0] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 178.13 MHz ( period = 5.614 ns ) ; Count_Down[2] ; State[1] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 181.98 MHz ( period = 5.495 ns ) ; Count_Down[1] ; State[0] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 181.98 MHz ( period = 5.495 ns ) ; Count_Down[1] ; State[1] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 200.40 MHz ( period = 4.990 ns ) ; Count_Down[0] ; State[0] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 200.40 MHz ( period = 4.990 ns ) ; Count_Down[0] ; State[1] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 242.25 MHz ( period = 4.128 ns ) ; Count[2] ; q[4] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 243.37 MHz ( period = 4.109 ns ) ; q[4] ; q[4] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 244.20 MHz ( period = 4.095 ns ) ; Count[0] ; q[6] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 260.21 MHz ( period = 3.843 ns ) ; Count[1] ; q[4] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 261.57 MHz ( period = 3.823 ns ) ; Count[1] ; q[6] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 261.92 MHz ( period = 3.818 ns ) ; Count[2] ; q[1] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 264.13 MHz ( period = 3.786 ns ) ; Count[2] ; q[5] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 267.02 MHz ( period = 3.745 ns ) ; Count[2] ; q[11] ; Clock ; Clock ; None ; None ; None ;
; N/A ; 274.88 MHz ( period = 3.638 ns ) ; q[6] ; q[6] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[4] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[10] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[11] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[2] ; q[2] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[2] ; q[9] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[2] ; q[7] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[2] ; q[12] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[13] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[2] ; q[6] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[1] ; Count[2] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[0] ; Count_Down_LCD[6]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[0] ; Count_Down_LCD[0]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[0] ; Count_Down_LCD[5]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[0] ; Count_Down_LCD[3]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[0] ; Count_Down_LCD[4]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[2] ; q[0] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[5] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[2] ; q[8] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[1] ; q[0] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[1] ; q[11] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; Count[2] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; lpm_counter:Count_4Hz_rtl_0|cntr_037:auto_generated|safe_q[1] ; Clock_4Hz ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[1] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[1] ; q[13] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[2] ; q[3] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[1] ; q[10] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[0] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[8] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[1] ; q[7] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[1] ; q[5] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[3] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[2] ; Count_Down_LCD[4]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[2] ; Count_Down_LCD[1]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[2] ; Count_Down_LCD[5]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[2] ; Count_Down_LCD[3]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[2] ; Count_Down_LCD[2]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[2] ; Count_Down_LCD[0]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[2] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[2] ; Count_Down_LCD[6]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[1] ; q[1] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; q[5] ; q[5] ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count_Down[0] ; Count_Down_LCD[2]~reg0 ; Clock ; Clock ; None ; None ; None ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; Count[0] ; q[9] ; Clock ; Clock ; None ; None ; None ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?