⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 multl6s.fit.rpt

📁 Verilog 经典实例
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Maximum processors allowed for parallel compilation                   ; 1                              ; 1                              ;
; Use TimeQuest Timing Analyzer                                         ; Off                            ; Off                            ;
; Router Timing Optimization Level                                      ; Normal                         ; Normal                         ;
; Placement Effort Multiplier                                           ; 1.0                            ; 1.0                            ;
; Router Effort Multiplier                                              ; 1.0                            ; 1.0                            ;
; Always Enable Input Buffers                                           ; Off                            ; Off                            ;
; Optimize Hold Timing                                                  ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
; Optimize Fast-Corner Timing                                           ; Off                            ; Off                            ;
; Equivalent RAM and MLAB Paused Read Capabilities                      ; Care                           ; Care                           ;
; PowerPlay Power Optimization                                          ; Normal compilation             ; Normal compilation             ;
; Optimize Timing                                                       ; Normal compilation             ; Normal compilation             ;
; Optimize IOC Register Placement for Timing                            ; On                             ; On                             ;
; Limit to One Fitting Attempt                                          ; Off                            ; Off                            ;
; Final Placement Optimizations                                         ; Automatically                  ; Automatically                  ;
; Fitter Aggressive Routability Optimizations                           ; Automatically                  ; Automatically                  ;
; Fitter Initial Placement Seed                                         ; 1                              ; 1                              ;
; PCI I/O                                                               ; Off                            ; Off                            ;
; Weak Pull-Up Resistor                                                 ; Off                            ; Off                            ;
; Enable Bus-Hold Circuitry                                             ; Off                            ; Off                            ;
; Auto Global Memory Control Signals                                    ; Off                            ; Off                            ;
; Auto Packed Registers -- Stratix II/II GX/III Cyclone II/III Arria GX ; Auto                           ; Auto                           ;
; Auto Delay Chains                                                     ; On                             ; On                             ;
; Auto Merge PLLs                                                       ; On                             ; On                             ;
; Ignore PLL Mode When Merging PLLs                                     ; Off                            ; Off                            ;
; Perform Physical Synthesis for Combinational Logic for Fitting        ; Off                            ; Off                            ;
; Perform Physical Synthesis for Combinational Logic for Performance    ; Off                            ; Off                            ;
; Perform Register Duplication for Performance                          ; Off                            ; Off                            ;
; Perform Logic to Memory Mapping for Fitting                           ; Off                            ; Off                            ;
; Perform Register Retiming for Performance                             ; Off                            ; Off                            ;
; Perform Asynchronous Signal Pipelining                                ; Off                            ; Off                            ;
; Fitter Effort                                                         ; Auto Fit                       ; Auto Fit                       ;
; Physical Synthesis Effort Level                                       ; Normal                         ; Normal                         ;
; Auto Global Clock                                                     ; On                             ; On                             ;
; Auto Global Register Control Signals                                  ; On                             ; On                             ;
; Stop After Congestion Map Generation                                  ; Off                            ; Off                            ;
; Save Intermediate Fitting Results                                     ; Off                            ; Off                            ;
+-----------------------------------------------------------------------+--------------------------------+--------------------------------+


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in G:/Q71/verilog/multl6s/multl6s.pin.


+-----------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Usage Summary                                                                                               ;
+---------------------------------------------+-------------------------------------------------------------------------------+
; Resource                                    ; Usage                                                                         ;
+---------------------------------------------+-------------------------------------------------------------------------------+
; Total logic elements                        ; 1 / 4,608 ( < 1 % )                                                           ;
;     -- Combinational with no register       ; 1                                                                             ;
;     -- Register only                        ; 0                                                                             ;
;     -- Combinational with a register        ; 0                                                                             ;
;                                             ;                                                                               ;
; Logic element usage by number of LUT inputs ;                                                                               ;
;     -- 4 input functions                    ; 0                                                                             ;
;     -- 3 input functions                    ; 0                                                                             ;
;     -- <=2 input functions                  ; 1                                                                             ;
;     -- Register only                        ; 0                                                                             ;
;                                             ;                                                                               ;
; Logic elements by mode                      ;                                                                               ;
;     -- normal mode                          ; 1                                                                             ;
;     -- arithmetic mode                      ; 0                                                                             ;
;                                             ;                                                                               ;
; Total registers*                            ; 0 / 5,010 ( 0 % )                                                             ;
;     -- Dedicated logic registers            ; 0 / 4,608 ( 0 % )                                                             ;
;     -- I/O registers                        ; 0 / 402 ( 0 % )                                                               ;
;                                             ;                                                                               ;
; Total LABs:  partially or completely used   ; 1 / 288 ( < 1 % )                                                             ;
; User inserted logic elements                ; 0                                                                             ;
; Virtual pins                                ; 0                                                                             ;
; I/O pins                                    ; 64 / 142 ( 45 % )                                                             ;
;     -- Clock pins                           ; 2 / 4 ( 50 % )                                                                ;
; Global signals                              ; 0                                                                             ;
; M4Ks                                        ; 0 / 26 ( 0 % )                                                                ;
; Total memory bits                           ; 0 / 119,808 ( 0 % )                                                           ;
; Total RAM block bits                        ; 0 / 119,808 ( 0 % )                                                           ;
; Embedded Multiplier 9-bit elements          ; 2 / 26 ( 8 % )                                                                ;
; PLLs                                        ; 0 / 2 ( 0 % )                                                                 ;
; Global clocks                               ; 0 / 8 ( 0 % )                                                                 ;
; Average interconnect usage                  ; 1%                                                                            ;
; Peak interconnect usage                     ; 1%                                                                            ;
; Maximum fan-out node                        ; lpm_mult0:inst2|lpm_mult:lpm_mult_component|mult_6bn:auto_generated|result[0] ;
; Maximum fan-out                             ; 32                                                                            ;
; Highest non-global fan-out signal           ; ~GND                                                                          ;
; Highest non-global fan-out                  ; 2                                                                             ;
; Total fan-out                               ; 66                                                                            ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -