⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 beep.fit.rpt

📁 Verilog 经典实例
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; 114      ; 177        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 115      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 116      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 117      ; 180        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 118      ; 181        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 119      ; 182        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 120      ; 183        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 121      ; 184        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 122      ; 185        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 123      ; 186        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 124      ; 187        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 125      ; 188        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 126      ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 127      ; 189        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 128      ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 129      ; 190        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 130      ; 191        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 131      ; 192        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 132      ; 193        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 133      ; 194        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 134      ; 195        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 135      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 136      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 137      ; 199        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 138      ; 200        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 139      ; 201        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 140      ; 204        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 141      ; 205        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 142      ; 208        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 143      ; 212        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 144      ; 215        ; 2        ; beep           ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 3.3-V PCI                  ; 10 pF ; 25 Ohm (Parallel)      ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                 ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; |beep                      ; 104 (0)     ; 48           ; 0          ; 3    ; 0            ; 56 (0)       ; 0 (0)             ; 48 (0)           ; 35 (0)          ; 0 (0)      ; |beep               ;
;    |buzzer:inst|           ; 104 (104)   ; 48           ; 0          ; 0    ; 0            ; 56 (56)      ; 0 (0)             ; 48 (48)          ; 35 (35)         ; 0 (0)      ; |beep|buzzer:inst   ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------+
; Delay Chain Summary              ;
+-------+----------+---------------+
; Name  ; Pin Type ; Pad to Core 0 ;
+-------+----------+---------------+
; clk   ; Input    ; 0             ;
; reset ; Input    ; 0             ;
; beep  ; Output   ; --            ;
+-------+----------+---------------+


+-------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                         ;
+------------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; Name                         ; Location     ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ;
+------------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; buzzer:inst|clk_div2[9]~2127 ; LC_X13_Y9_N1 ; 13      ; Sync. clear  ; no     ; --                   ; --               ;
; buzzer:inst|clk_div2[9]~2128 ; LC_X13_Y8_N7 ; 13      ; Clock enable ; no     ; --                   ; --               ;
; clk                          ; PIN_18       ; 48      ; Clock        ; yes    ; Global clock         ; GCLK0            ;
; reset                        ; PIN_93       ; 36      ; Sync. clear  ; no     ; --                   ; --               ;
+------------------------------+--------------+---------+--------------+--------+----------------------+------------------+


+---------------------------------------------------------------------+
; Global & Other Fast Signals                                         ;
+------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+----------+---------+----------------------+------------------+
; clk  ; PIN_18   ; 48      ; Global clock         ; GCLK0            ;
+------+----------+---------+----------------------+------------------+


+----------------------------------------+
; Non-Global High Fan-Out Signals        ;
+------------------------------+---------+
; Name                         ; Fan-Out ;
+------------------------------+---------+
; reset                        ; 36      ;
; buzzer:inst|clk_div2[9]~2128 ; 13      ;
; buzzer:inst|clk_div2[9]~2127 ; 13      ;
; buzzer:inst|Equal~1191       ; 11      ;
; buzzer:inst|out              ; 10      ;
; buzzer:inst|Equal~1198       ; 8       ;
; buzzer:inst|clk_div2[7]      ; 7       ;
; buzzer:inst|clk_div2[10]     ; 7       ;
; buzzer:inst|clk_div2[2]      ; 7       ;
; buzzer:inst|clk_div2[1]      ; 7       ;
; buzzer:inst|clk_div1[0]      ; 6       ;
; buzzer:inst|state.010        ; 6       ;
; buzzer:inst|clk_div2[5]      ; 6       ;
; buzzer:inst|clk_div2[8]      ; 6       ;
; buzzer:inst|clk_div2[11]     ; 6       ;
; buzzer:inst|cnt[15]~335      ; 5       ;
; buzzer:inst|cnt[10]~315      ; 5       ;
; buzzer:inst|cnt[5]~295       ; 5       ;
; buzzer:inst|cnt[0]~275       ; 5       ;
; buzzer:inst|clk_div1[2]      ; 5       ;
; buzzer:inst|clk_div1[1]      ; 5       ;
; buzzer:inst|state.000        ; 5       ;
; buzzer:inst|state.011        ; 5       ;
; buzzer:inst|state.001        ; 5       ;
; buzzer:inst|state.101        ; 5       ;
; buzzer:inst|clk_div2[3]      ; 5       ;
; buzzer:inst|clk_div2[5]~2101 ; 5       ;
; buzzer:inst|clk_div2[0]~2089 ; 5       ;
; buzzer:inst|clk_div2[6]      ; 5       ;
; buzzer:inst|clk_div2[9]      ; 5       ;
; buzzer:inst|state.111        ; 5       ;
; buzzer:inst|state.100        ; 4       ;
; buzzer:inst|clk_div2[12]     ; 4       ;
; buzzer:inst|clk_div2[4]      ; 4       ;
; buzzer:inst|clk_div2[0]      ; 4       ;
; buzzer:inst|clk_div1[3]~229  ; 3       ;
; buzzer:inst|clk_div1[3]      ; 3       ;
; buzzer:inst|Equal~1188       ; 3       ;
; buzzer:inst|state.110        ; 3       ;
; buzzer:inst|Equal~1184       ; 3       ;
; buzzer:inst|Equal~1199       ; 2       ;
; buzzer:inst|cnt[19]          ; 2       ;
; buzzer:inst|cnt[18]          ; 2       ;
; buzzer:inst|cnt[17]          ; 2       ;
; buzzer:inst|cnt[16]          ; 2       ;
; buzzer:inst|cnt[15]          ; 2       ;
; buzzer:inst|cnt[14]          ; 2       ;
; buzzer:inst|cnt[13]          ; 2       ;
; buzzer:inst|cnt[12]          ; 2       ;
; buzzer:inst|cnt[11]          ; 2       ;
+------------------------------+---------+


+---------------------------------------------------+
; Interconnect Usage Summary                        ;
+----------------------------+----------------------+
; Interconnect Resource Type ; Usage                ;
+----------------------------+----------------------+
; C4s                        ; 36 / 2,870 ( 1 % )   ;
; Direct links               ; 27 / 3,938 ( < 1 % ) ;
; Global clocks              ; 1 / 4 ( 25 % )       ;
; LAB clocks                 ; 5 / 72 ( 7 % )       ;
; LUT chains                 ; 17 / 1,143 ( 1 % )   ;
; Local interconnects        ; 120 / 3,938 ( 3 % )  ;
; R4s                        ; 76 / 2,832 ( 3 % )   ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -