📄 ps2.fit.rpt
字号:
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in D:/Verilog_PS2_1c12/PS2.fit.eqn.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in D:/Verilog_PS2_1c12/PS2.pin.
+-----------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+-------------------------+
; Resource ; Usage ;
+---------------------------------------------+-------------------------+
; Total logic elements ; 227 / 1,270 ( 18 % ) ;
; -- Combinational with no register ; 200 ;
; -- Register only ; 0 ;
; -- Combinational with a register ; 27 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 162 ;
; -- 3 input functions ; 40 ;
; -- 2 input functions ; 23 ;
; -- 1 input functions ; 2 ;
; -- 0 input functions ; 0 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 222 ;
; -- arithmetic mode ; 5 ;
; -- qfbk mode ; 3 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 5 ;
; -- asynchronous clear/load mode ; 5 ;
; ; ;
; Total LABs ; 26 / 127 ( 20 % ) ;
; Logic elements in carry chains ; 6 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 15 / 116 ( 13 % ) ;
; -- Clock pins ; 1 ;
; Global signals ; 4 ;
; UFM blocks ; 0 / 1 ( 0 % ) ;
; Global clocks ; 4 / 4 ( 100 % ) ;
; Maximum fan-out node ; data_scanC:inst|started ;
; Maximum fan-out ; 59 ;
; Highest non-global fan-out signal ; data_scanC:inst|started ;
; Highest non-global fan-out ; 59 ;
; Total fan-out ; 867 ;
; Average fan-out ; 3.58 ;
+---------------------------------------------+-------------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; clk ; 18 ; 1 ; 0 ; 7 ; 5 ; 6 ; 0 ; yes ; no ; no ; Off ; LVTTL ; User ;
; data ; 103 ; 3 ; 17 ; 8 ; 5 ; 8 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; kbclk ; 102 ; 3 ; 17 ; 7 ; 0 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; reset ; 93 ; 3 ; 17 ; 6 ; 5 ; 22 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; ledcom[0] ; 122 ; 2 ; 10 ; 11 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; ledcom[1] ; 125 ; 2 ; 9 ; 11 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; ledcom[2] ; 124 ; 2 ; 9 ; 11 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; ledcom[3] ; 129 ; 2 ; 8 ; 11 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; seg7[0] ; 123 ; 2 ; 9 ; 11 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; seg7[1] ; 121 ; 2 ; 10 ; 11 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; seg7[2] ; 118 ; 2 ; 11 ; 11 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; seg7[3] ; 114 ; 2 ; 12 ; 11 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; seg7[4] ; 113 ; 2 ; 13 ; 11 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; seg7[5] ; 120 ; 2 ; 10 ; 11 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; seg7[6] ; 119 ; 2 ; 11 ; 11 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 1 / 26 ( 4 % ) ; 3.3V ; -- ;
; 2 ; 11 / 30 ( 37 % ) ; 3.3V ; -- ;
; 3 ; 3 / 30 ( 10 % ) ; 3.3V ; -- ;
; 4 ; 0 / 30 ( 0 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+----------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; 1 ; 2 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 2 ; 3 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 3 ; 5 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 4 ; 7 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 5 ; 9 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 6 ; 10 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 7 ; 14 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 8 ; 15 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 9 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 10 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; 11 ; 20 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 12 ; 21 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 13 ; 22 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 14 ; 23 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 15 ; 24 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 16 ; 25 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 17 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ;
; 18 ; 26 ; 1 ; clk ; input ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 19 ; ; ; VCCINT ; power ; ; 3.3V ; -- ; ; -- ; -- ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -