⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 colorbar.fit.rpt

📁 基于EPM1270的VGA显示器接口源码Verilog
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; 113      ; 174        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 114      ; 177        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 115      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 116      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 117      ; 180        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 118      ; 181        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 119      ; 182        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 120      ; 183        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 121      ; 184        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 122      ; 185        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 123      ; 186        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 124      ; 187        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 125      ; 188        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 126      ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ;
; 127      ; 189        ; 2        ; clk            ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 128      ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ;
; 129      ; 190        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 130      ; 191        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 131      ; 192        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 132      ; 193        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 133      ; 194        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 134      ; 195        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 135      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 136      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 137      ; 199        ; 2        ; VGA_RGB[0]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 138      ; 200        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 139      ; 201        ; 2        ; VGA_RGB[1]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 140      ; 204        ; 2        ; VGA_RGB[2]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 141      ; 205        ; 2        ; VGA_HS         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 142      ; 208        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 143      ; 212        ; 2        ; VGA_VS         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 144      ; 215        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 3.3-V PCI                  ; 10 pF ; 25 Ohm (Parallel)      ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                      ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name   ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
; |ColorBar                  ; 65 (0)      ; 25           ; 0          ; 7    ; 0            ; 40 (0)       ; 0 (0)             ; 25 (0)           ; 22 (0)          ; |ColorBar             ;
;    |vga_vl:inst|           ; 65 (65)     ; 25           ; 0          ; 0    ; 0            ; 40 (40)      ; 0 (0)             ; 25 (25)          ; 22 (22)         ; |ColorBar|vga_vl:inst ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------+
; Delay Chain Summary                   ;
+------------+----------+---------------+
; Name       ; Pin Type ; Pad to Core 0 ;
+------------+----------+---------------+
; clk        ; Input    ; 0             ;
; rst        ; Input    ; 0             ;
; VGA_HS     ; Output   ; --            ;
; VGA_VS     ; Output   ; --            ;
; VGA_RGB[2] ; Output   ; --            ;
; VGA_RGB[1] ; Output   ; --            ;
; VGA_RGB[0] ; Output   ; --            ;
+------------+----------+---------------+


+----------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                      ;
+---------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; Name                      ; Location     ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ;
+---------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; clk                       ; PIN_127      ; 13      ; Clock        ; yes    ; Global clock         ; GCLK2            ;
; rst                       ; PIN_110      ; 25      ; Async. clear ; yes    ; Global clock         ; GCLK3            ;
; vga_vl:inst|LessThan~1911 ; LC_X9_Y8_N9  ; 11      ; Sync. clear  ; no     ; --                   ; --               ;
; vga_vl:inst|LessThan~1914 ; LC_X6_Y6_N4  ; 11      ; Sync. clear  ; no     ; --                   ; --               ;
; vga_vl:inst|hsyncint      ; LC_X10_Y7_N4 ; 13      ; Clock        ; yes    ; Global clock         ; GCLK1            ;
+---------------------------+--------------+---------+--------------+--------+----------------------+------------------+


+-----------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                             ;
+----------------------+--------------+---------+----------------------+------------------+
; Name                 ; Location     ; Fan-Out ; Global Resource Used ; Global Line Name ;
+----------------------+--------------+---------+----------------------+------------------+
; clk                  ; PIN_127      ; 13      ; Global clock         ; GCLK2            ;
; rst                  ; PIN_110      ; 25      ; Global clock         ; GCLK3            ;
; vga_vl:inst|hsyncint ; LC_X10_Y7_N4 ; 13      ; Global clock         ; GCLK1            ;
+----------------------+--------------+---------+----------------------+------------------+


+--------------------------------------------+
; Non-Global High Fan-Out Signals            ;
+----------------------------------+---------+
; Name                             ; Fan-Out ;
+----------------------------------+---------+
; vga_vl:inst|LessThan~1914        ; 11      ;
; vga_vl:inst|LessThan~1911        ; 11      ;
; vga_vl:inst|hcnt[6]              ; 11      ;
; vga_vl:inst|hcnt[7]              ; 11      ;
; vga_vl:inst|hcnt[5]              ; 10      ;
; vga_vl:inst|hcnt[8]              ; 9       ;
; vga_vl:inst|hcnt[4]              ; 9       ;
; vga_vl:inst|hcnt[10]             ; 9       ;
; vga_vl:inst|hcnt[9]              ; 8       ;
; vga_vl:inst|hcnt[3]              ; 7       ;
; vga_vl:inst|hcnt[2]              ; 7       ;
; vga_vl:inst|vcnt[4]~257          ; 5       ;
; vga_vl:inst|enable               ; 5       ;
; vga_vl:inst|hcnt[4]~416          ; 5       ;
; vga_vl:inst|vcnt[10]             ; 4       ;
; vga_vl:inst|vcnt[9]              ; 4       ;
; vga_vl:inst|vcnt[2]              ; 4       ;
; vga_vl:inst|vcnt[8]              ; 3       ;
; vga_vl:inst|vcnt[7]              ; 3       ;
; vga_vl:inst|vcnt[6]              ; 3       ;
; vga_vl:inst|vcnt[4]              ; 3       ;
; vga_vl:inst|vcnt[3]              ; 3       ;
; vga_vl:inst|vcnt[5]              ; 3       ;
; vga_vl:inst|hcnt[1]              ; 3       ;
; vga_vl:inst|pixel~1255           ; 3       ;
; vga_vl:inst|LessThan~1906        ; 3       ;
; vga_vl:inst|pixel[2]~1268        ; 2       ;
; vga_vl:inst|always4~151          ; 2       ;
; vga_vl:inst|always4~150          ; 2       ;
; vga_vl:inst|always4~149          ; 2       ;
; vga_vl:inst|vcnt[1]              ; 2       ;
; vga_vl:inst|vcnt[0]              ; 2       ;
; vga_vl:inst|always4~148          ; 2       ;
; vga_vl:inst|hcnt[0]              ; 2       ;
; vga_vl:inst|LessThan~1907        ; 2       ;
; vga_vl:inst|LessThan~1904        ; 2       ;
; vga_vl:inst|LessThan~1903        ; 2       ;
; vga_vl:inst|LessThan~1902        ; 2       ;
; vga_vl:inst|LessThan~1901        ; 2       ;
; vga_vl:inst|LessThan~1900        ; 2       ;
; vga_vl:inst|LessThan~1898        ; 2       ;
; vga_vl:inst|LessThan~1913        ; 1       ;
; vga_vl:inst|LessThan~1912        ; 1       ;
; vga_vl:inst|always4~154          ; 1       ;
; vga_vl:inst|always4~153          ; 1       ;
; vga_vl:inst|always4~152          ; 1       ;
; vga_vl:inst|LessThan~1910        ; 1       ;
; vga_vl:inst|vcnt[8]~273COUT1_300 ; 1       ;
; vga_vl:inst|vcnt[8]~273          ; 1       ;
; vga_vl:inst|vcnt[7]~269COUT1_298 ; 1       ;
+----------------------------------+---------+


+---------------------------------------------------+
; Interconnect Usage Summary                        ;
+----------------------------+----------------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -