📄 ps2tolcd.fit.rpt
字号:
; -- Register only ; 7 ;
; -- Combinational with a register ; 59 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 154 ;
; -- 3 input functions ; 42 ;
; -- 2 input functions ; 52 ;
; -- 1 input functions ; 8 ;
; -- 0 input functions ; 4 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 233 ;
; -- arithmetic mode ; 27 ;
; -- qfbk mode ; 2 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 46 ;
; -- asynchronous clear/load mode ; 7 ;
; ; ;
; Total LABs ; 36 / 127 ( 28 % ) ;
; Logic elements in carry chains ; 31 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 12 / 116 ( 10 % ) ;
; -- Clock pins ; 1 ;
; Global signals ; 3 ;
; UFM blocks ; 0 / 1 ( 0 % ) ;
; Global clocks ; 3 / 4 ( 75 % ) ;
; Maximum fan-out node ; div_256:inst1|clk ;
; Maximum fan-out ; 59 ;
; Total fan-out ; 1010 ;
; Average fan-out ; 3.71 ;
+---------------------------------------------+----------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; mclk ; 127 ; 2 ; 9 ; 11 ; 3 ; 8 ; 0 ; yes ; no ; no ; Off ; LVTTL ; User ;
; reset ; 110 ; 2 ; 16 ; 11 ; 2 ; 42 ; 0 ; yes ; no ; no ; Off ; LVTTL ; User ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; led[0] ; 51 ; 4 ; 7 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; led[1] ; 53 ; 4 ; 8 ; 3 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; led[2] ; 38 ; 4 ; 2 ; 3 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; led[3] ; 43 ; 4 ; 5 ; 3 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; led[4] ; 45 ; 4 ; 6 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; led[5] ; 49 ; 4 ; 7 ; 3 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; led[6] ; 52 ; 4 ; 8 ; 3 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; led[7] ; 55 ; 4 ; 8 ; 3 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Location assigned by ; Load ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+----------------------+-------+
; ps2_clk ; 88 ; 3 ; 17 ; 5 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 16mA ; User ; 10 pF ;
; ps2_data ; 89 ; 3 ; 17 ; 5 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 16mA ; User ; 10 pF ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+----------------------+-------+
+-----------------------------------------------------------+
; I/O Bank Usage ;
+----------+-----------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+-----------------+---------------+--------------+
; 1 ; 0 / 26 ( 0 % ) ; 3.3V ; -- ;
; 2 ; 2 / 30 ( 6 % ) ; 3.3V ; -- ;
; 3 ; 2 / 30 ( 6 % ) ; 3.3V ; -- ;
; 4 ; 8 / 30 ( 26 % ) ; 3.3V ; -- ;
+----------+-----------------+---------------+--------------+
+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; 1 ; 2 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 2 ; 3 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 3 ; 5 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 4 ; 7 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 5 ; 9 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 6 ; 10 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 7 ; 14 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 8 ; 15 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 9 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ;
; 10 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; 11 ; 20 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 12 ; 21 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 13 ; 22 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 14 ; 23 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 15 ; 24 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 16 ; 25 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 17 ; ; ; GNDINT ; gnd ; ; ; -- ; ;
; 18 ; 26 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 19 ; ; ; VCCINT ; power ; ; 3.3V ; -- ; ;
; 20 ; 27 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 21 ; 28 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 22 ; 29 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 23 ; 30 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 24 ; 31 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 25 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ;
; 26 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; 27 ; 33 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 28 ; 36 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 29 ; 37 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 30 ; 41 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 31 ; 44 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 32 ; 47 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 33 ; 50 ; 1 ; #TMS ; input ; ; ; -- ; ;
; 34 ; 51 ; 1 ; #TDI ; input ; ; ; -- ; ;
; 35 ; 52 ; 1 ; #TCK ; input ; ; ; -- ; ;
; 36 ; 53 ; 1 ; #TDO ; output ; ; ; -- ; ;
; 37 ; 56 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 38 ; 57 ; 4 ; led[2] ; output ; LVTTL ; ; Column I/O ; Y ;
; 39 ; 60 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 40 ; 62 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 41 ; 63 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 42 ; 67 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 43 ; 68 ; 4 ; led[3] ; output ; LVTTL ; ; Column I/O ; Y ;
; 44 ; 69 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 45 ; 74 ; 4 ; led[4] ; output ; LVTTL ; ; Column I/O ; Y ;
; 46 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ;
; 47 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; 48 ; 75 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 49 ; 76 ; 4 ; led[5] ; output ; LVTTL ; ; Column I/O ; Y ;
; 50 ; 77 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 51 ; 78 ; 4 ; led[0] ; output ; LVTTL ; ; Column I/O ; Y ;
; 52 ; 79 ; 4 ; led[6] ; output ; LVTTL ; ; Column I/O ; Y ;
; 53 ; 80 ; 4 ; led[1] ; output ; LVTTL ; ; Column I/O ; Y ;
; 54 ; ; ; GNDINT ; gnd ; ; ; -- ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -