📄 i2c.tan.rpt
字号:
; 14.083 ns ; 122.87 MHz ( period = 8.139 ns ) ; cnt_delay[1] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.430 ns ;
; 14.100 ns ; 123.12 MHz ( period = 8.122 ns ) ; cnt_delay[12] ; cnt_delay[19] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.413 ns ;
; 14.101 ns ; 123.14 MHz ( period = 8.121 ns ) ; cnt_delay[6] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.412 ns ;
; 14.104 ns ; 123.18 MHz ( period = 8.118 ns ) ; inner_state.stop ; inner_state.fifth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.409 ns ;
; 14.105 ns ; 123.20 MHz ( period = 8.117 ns ) ; inner_state.stop ; inner_state.second ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.408 ns ;
; 14.109 ns ; 123.26 MHz ( period = 8.113 ns ) ; inner_state.stop ; inner_state.sixth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.404 ns ;
; 14.115 ns ; 123.35 MHz ( period = 8.107 ns ) ; inner_state.stop ; inner_state.third ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.398 ns ;
; 14.117 ns ; 123.38 MHz ( period = 8.105 ns ) ; main_state.10 ; inner_state.stop ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.396 ns ;
; 14.129 ns ; 123.56 MHz ( period = 8.093 ns ) ; cnt_delay[13] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.384 ns ;
; 14.130 ns ; 123.58 MHz ( period = 8.092 ns ) ; cnt_delay[4] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.383 ns ;
; 14.133 ns ; 123.62 MHz ( period = 8.089 ns ) ; i2c_state.read_data ; link ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.380 ns ;
; 14.143 ns ; 123.78 MHz ( period = 8.079 ns ) ; cnt_delay[1] ; cnt_delay[19] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.370 ns ;
; 14.144 ns ; 123.79 MHz ( period = 8.078 ns ) ; cnt_delay[18] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.369 ns ;
; 14.150 ns ; 123.89 MHz ( period = 8.072 ns ) ; cnt_delay[6] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.363 ns ;
; 14.156 ns ; 123.98 MHz ( period = 8.066 ns ) ; main_state.01 ; inner_state.fourth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.357 ns ;
; 14.179 ns ; 124.33 MHz ( period = 8.043 ns ) ; cnt_delay[4] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.334 ns ;
; 14.184 ns ; 124.41 MHz ( period = 8.038 ns ) ; phase1 ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.329 ns ;
; 14.186 ns ; 124.44 MHz ( period = 8.036 ns ) ; cnt_delay[0] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.327 ns ;
; 14.189 ns ; 124.49 MHz ( period = 8.033 ns ) ; cnt_delay[13] ; cnt_delay[19] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.324 ns ;
; 14.198 ns ; 124.63 MHz ( period = 8.024 ns ) ; cnt_delay[5] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.315 ns ;
; 14.234 ns ; 125.19 MHz ( period = 7.988 ns ) ; cnt_delay[9] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.279 ns ;
; 14.235 ns ; 125.20 MHz ( period = 7.987 ns ) ; cnt_delay[0] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.278 ns ;
; 14.240 ns ; 125.28 MHz ( period = 7.982 ns ) ; cnt_delay[7] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.273 ns ;
; 14.249 ns ; 125.42 MHz ( period = 7.973 ns ) ; cnt_delay[6] ; cnt_delay[10] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.264 ns ;
; 14.251 ns ; 125.45 MHz ( period = 7.971 ns ) ; cnt_delay[6] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.262 ns ;
; 14.256 ns ; 125.53 MHz ( period = 7.966 ns ) ; cnt_delay[6] ; cnt_delay[19] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.257 ns ;
; 14.258 ns ; 125.57 MHz ( period = 7.964 ns ) ; cnt_delay[6] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.255 ns ;
; 14.259 ns ; 125.58 MHz ( period = 7.963 ns ) ; cnt_delay[6] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.254 ns ;
; 14.259 ns ; 125.58 MHz ( period = 7.963 ns ) ; cnt_delay[5] ; cnt_delay[13] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.254 ns ;
; 14.261 ns ; 125.61 MHz ( period = 7.961 ns ) ; cnt_delay[6] ; cnt_delay[13] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.252 ns ;
; 14.261 ns ; 125.61 MHz ( period = 7.961 ns ) ; i2c_state.sendaddr ; inner_state.fourth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.252 ns ;
; 14.262 ns ; 125.63 MHz ( period = 7.960 ns ) ; writeData_reg[3] ; sda_buf ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.251 ns ;
; 14.273 ns ; 125.80 MHz ( period = 7.949 ns ) ; cnt_delay[5] ; cnt_delay[10] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.240 ns ;
; 14.278 ns ; 125.88 MHz ( period = 7.944 ns ) ; cnt_delay[4] ; cnt_delay[10] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.235 ns ;
; 14.279 ns ; 125.90 MHz ( period = 7.943 ns ) ; cnt_delay[4] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.234 ns ;
; 14.280 ns ; 125.91 MHz ( period = 7.942 ns ) ; cnt_delay[4] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.233 ns ;
; 14.284 ns ; 125.98 MHz ( period = 7.938 ns ) ; writeData_reg[0] ; sda_buf ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.229 ns ;
; 14.285 ns ; 125.99 MHz ( period = 7.937 ns ) ; cnt_delay[4] ; cnt_delay[19] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.228 ns ;
; 14.287 ns ; 126.02 MHz ( period = 7.935 ns ) ; cnt_delay[4] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.226 ns ;
; 14.290 ns ; 126.07 MHz ( period = 7.932 ns ) ; cnt_delay[4] ; cnt_delay[13] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.223 ns ;
; 14.292 ns ; 126.10 MHz ( period = 7.930 ns ) ; inner_state.start ; inner_state.first ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.221 ns ;
; 14.299 ns ; 126.21 MHz ( period = 7.923 ns ) ; i2c_state.read_data ; inner_state.eighth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.214 ns ;
; 14.300 ns ; 126.23 MHz ( period = 7.922 ns ) ; cnt_delay[7] ; cnt_delay[19] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.213 ns ;
; 14.302 ns ; 126.26 MHz ( period = 7.920 ns ) ; i2c_state.sendaddr ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.211 ns ;
; 14.304 ns ; 126.29 MHz ( period = 7.918 ns ) ; inner_state.stop ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.209 ns ;
; 14.307 ns ; 126.34 MHz ( period = 7.915 ns ) ; clk_div[0] ; clk_div[6] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.206 ns ;
; 14.307 ns ; 126.34 MHz ( period = 7.915 ns ) ; inner_state.ack ; i2c_state.sendaddr ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.206 ns ;
; 14.331 ns ; 126.73 MHz ( period = 7.891 ns ) ; cnt_delay[3] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.182 ns ;
; 14.334 ns ; 126.77 MHz ( period = 7.888 ns ) ; cnt_delay[0] ; cnt_delay[10] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.179 ns ;
; 14.336 ns ; 126.81 MHz ( period = 7.886 ns ) ; cnt_delay[0] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.177 ns ;
; 14.338 ns ; 126.84 MHz ( period = 7.884 ns ) ; i2c_state.ini ; link ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.175 ns ;
; 14.341 ns ; 126.89 MHz ( period = 7.881 ns ) ; cnt_delay[3] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.172 ns ;
; 14.343 ns ; 126.92 MHz ( period = 7.879 ns ) ; cnt_delay[0] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.170 ns ;
; 14.346 ns ; 126.97 MHz ( period = 7.876 ns ) ; cnt_delay[0] ; cnt_delay[13] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.167 ns ;
; 14.346 ns ; 126.97 MHz ( period = 7.876 ns ) ; phase3 ; inner_state.first ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.167 ns ;
; 14.365 ns ; 127.28 MHz ( period = 7.857 ns ) ; inner_state.start ; inner_state.seventh ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.148 ns ;
; 14.367 ns ; 127.31 MHz ( period = 7.855 ns ) ; cnt_delay[2] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.146 ns ;
; 14.377 ns ; 127.47 MHz ( period = 7.845 ns ) ; cnt_delay[2] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.136 ns ;
; 14.381 ns ; 127.53 MHz ( period = 7.841 ns ) ; cnt_delay[10] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.132 ns ;
; 14.392 ns ; 127.71 MHz ( period = 7.830 ns ) ; cnt_delay[3] ; cnt_delay[13] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.121 ns ;
; 14.398 ns ; 127.81 MHz ( period = 7.824 ns ) ; cnt_delay[9] ; start_delaycnt ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.115 ns ;
; 14.403 ns ; 127.89 MHz ( period = 7.819 ns ) ; cnt_delay[18] ; cnt_delay[19] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.110 ns ;
; 14.406 ns ; 127.94 MHz ( period = 7.816 ns ) ; cnt_delay[3] ; cnt_delay[10] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.107 ns ;
; 14.406 ns ; 127.94 MHz ( period = 7.816 ns ) ; i2c_state.write_data ; inner_state.seventh ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.107 ns ;
; 14.423 ns ; 128.22 MHz ( period = 7.799 ns ) ; clk_div[0] ; phase1 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.090 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -