📄 a8254.tan.rpt
字号:
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
; Number of source nodes to report per destination node ; 10 ; ; ; ;
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Perform Multicorner Analysis ; On ; ; ; ;
; Reports the worst-case path for each clock domain and analysis ; Off ; ; ; ;
+----------------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLK ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLK' ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+-----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+-----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 62.40 MHz ( period = 16.026 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[3] ; CLK ; CLK ; None ; None ; 7.818 ns ;
; N/A ; 62.40 MHz ( period = 16.026 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[4] ; CLK ; CLK ; None ; None ; 7.818 ns ;
; N/A ; 62.40 MHz ( period = 16.026 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[1] ; CLK ; CLK ; None ; None ; 7.818 ns ;
; N/A ; 62.46 MHz ( period = 16.010 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[5] ; CLK ; CLK ; None ; None ; 7.814 ns ;
; N/A ; 62.46 MHz ( period = 16.010 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[7] ; CLK ; CLK ; None ; None ; 7.814 ns ;
; N/A ; 62.57 MHz ( period = 15.982 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[3] ; CLK ; CLK ; None ; None ; 7.796 ns ;
; N/A ; 62.57 MHz ( period = 15.982 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[4] ; CLK ; CLK ; None ; None ; 7.796 ns ;
; N/A ; 62.57 MHz ( period = 15.982 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[1] ; CLK ; CLK ; None ; None ; 7.796 ns ;
; N/A ; 62.63 MHz ( period = 15.966 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[5] ; CLK ; CLK ; None ; None ; 7.792 ns ;
; N/A ; 62.63 MHz ( period = 15.966 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[7] ; CLK ; CLK ; None ; None ; 7.792 ns ;
; N/A ; 62.78 MHz ( period = 15.928 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[8] ; CLK ; CLK ; None ; None ; 7.776 ns ;
; N/A ; 62.78 MHz ( period = 15.928 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[14] ; CLK ; CLK ; None ; None ; 7.776 ns ;
; N/A ; 62.78 MHz ( period = 15.928 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[12] ; CLK ; CLK ; None ; None ; 7.776 ns ;
; N/A ; 62.78 MHz ( period = 15.928 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[10] ; CLK ; CLK ; None ; None ; 7.776 ns ;
; N/A ; 62.78 MHz ( period = 15.928 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[6] ; CLK ; CLK ; None ; None ; 7.776 ns ;
; N/A ; 62.96 MHz ( period = 15.884 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[8] ; CLK ; CLK ; None ; None ; 7.754 ns ;
; N/A ; 62.96 MHz ( period = 15.884 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[14] ; CLK ; CLK ; None ; None ; 7.754 ns ;
; N/A ; 62.96 MHz ( period = 15.884 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[12] ; CLK ; CLK ; None ; None ; 7.754 ns ;
; N/A ; 62.96 MHz ( period = 15.884 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[10] ; CLK ; CLK ; None ; None ; 7.754 ns ;
; N/A ; 62.96 MHz ( period = 15.884 ns ) ; cnt_reg:a8254_2|ce_0[2] ; cnt_main_part:a8254_3|i[6] ; CLK ; CLK ; None ; None ; 7.754 ns ;
; N/A ; 63.12 MHz ( period = 15.842 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[29] ; CLK ; CLK ; None ; None ; 7.741 ns ;
; N/A ; 63.12 MHz ( period = 15.842 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[23] ; CLK ; CLK ; None ; None ; 7.741 ns ;
; N/A ; 63.12 MHz ( period = 15.842 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[22] ; CLK ; CLK ; None ; None ; 7.741 ns ;
; N/A ; 63.12 MHz ( period = 15.842 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[24] ; CLK ; CLK ; None ; None ; 7.741 ns ;
; N/A ; 63.12 MHz ( period = 15.842 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[25] ; CLK ; CLK ; None ; None ; 7.741 ns ;
; N/A ; 63.12 MHz ( period = 15.842 ns ) ; cnt_reg:a8254_2|ce_0[1] ; cnt_main_part:a8254_3|i[28] ; CLK ; CLK ; None ; None ; 7.741 ns ;
; N/A ; 63.20 MHz ( period = 15.824 ns ) ; cnt_reg:a8254_2|ce_0[4] ; cnt_main_part:a8254_3|i[3] ; CLK ; CLK ; None ; None ; 7.717 ns ;
; N/A ; 63.20 MHz ( period = 15.824 ns ) ; cnt_reg:a8254_2|ce_0[4] ; cnt_main_part:a8254_3|i[4] ; CLK ; CLK ; None ; None ; 7.717 ns ;
; N/A ; 63.20 MHz ( period = 15.824 ns ) ; cnt_reg:a8254_2|ce_0[4] ; cnt_main_part:a8254_3|i[1] ; CLK ; CLK ; None ; None ; 7.717 ns ;
; N/A ; 63.26 MHz ( period = 15.808 ns ) ; cnt_reg:a8254_2|ce_0[3] ; cnt_main_part:a8254_3|i[3] ; CLK ; CLK ; None ; None ; 7.709 ns ;
; N/A ; 63.26 MHz ( period = 15.808 ns ) ; cnt_reg:a8254_2|ce_0[3] ; cnt_main_part:a8254_3|i[4] ; CLK ; CLK ; None ; None ; 7.709 ns ;
; N/A ; 63.26 MHz ( period = 15.808 ns ) ; cnt_reg:a8254_2|ce_0[4] ; cnt_main_part:a8254_3|i[5] ; CLK ; CLK ; None ; None ; 7.713 ns ;
; N/A ; 63.26 MHz ( period = 15.808 ns ) ; cnt_reg:a8254_2|ce_0[3] ; cnt_main_part:a8254_3|i[1] ; CLK ; CLK ; None ; None ; 7.709 ns ;
; N/A ; 63.26 MHz ( period = 15.808 ns ) ; cnt_reg:a8254_2|ce_0[4] ; cnt_main_part:a8254_3|i[7] ; CLK ; CLK ; None ; None ; 7.713 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -