⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 encode.fit.rpt

📁 这是一个verilog源码的优先编码器
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; 105      ; 85         ; 3        ; a[8]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 106      ; 86         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 107      ; 87         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 108      ; 88         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 109      ; 89         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 110      ; 90         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 111      ; 91         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 112      ; 92         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 113      ; 93         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 114      ; 94         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 115      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 116      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 117      ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 118      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 119      ; 95         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 120      ; 96         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 121      ; 97         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 122      ; 98         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 123      ; 99         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 124      ; 100        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 125      ; 101        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 126      ; 102        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 127      ; 103        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 128      ; 104        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 129      ; 105        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 130      ; 106        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 131      ; 107        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 132      ; 108        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 133      ; 109        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 134      ; 110        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 135      ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 136      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 137      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 138      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 139      ; 111        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 140      ; 112        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 141      ; 113        ; 2        ; c[6]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 142      ; 114        ; 2        ; c[7]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 143      ; 115        ; 2        ; c[5]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 144      ; 116        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                     ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; |encode                    ; 14 (14)     ; 0            ; 0           ; 24   ; 0            ; 14 (14)      ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |encode             ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+--------------------------------------------------------------------------------+
; Delay Chain Summary                                                            ;
+-------+----------+---------------+---------------+-----------------------+-----+
; Name  ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+-------+----------+---------------+---------------+-----------------------+-----+
; a[7]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; a[6]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; a[5]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; a[4]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; a[3]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; a[2]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; a[1]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; a[8]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; c[0]  ; Output   ; --            ; --            ; --                    ; --  ;
; c[1]  ; Output   ; --            ; --            ; --                    ; --  ;
; c[2]  ; Output   ; --            ; --            ; --                    ; --  ;
; c[3]  ; Output   ; --            ; --            ; --                    ; --  ;
; c[4]  ; Output   ; --            ; --            ; --                    ; --  ;
; c[5]  ; Output   ; --            ; --            ; --                    ; --  ;
; c[6]  ; Output   ; --            ; --            ; --                    ; --  ;
; c[7]  ; Output   ; --            ; --            ; --                    ; --  ;
; en[0] ; Output   ; --            ; --            ; --                    ; --  ;
; en[1] ; Output   ; --            ; --            ; --                    ; --  ;
; en[2] ; Output   ; --            ; --            ; --                    ; --  ;
; en[3] ; Output   ; --            ; --            ; --                    ; --  ;
; en[4] ; Output   ; --            ; --            ; --                    ; --  ;
; en[5] ; Output   ; --            ; --            ; --                    ; --  ;
; en[6] ; Output   ; --            ; --            ; --                    ; --  ;
; en[7] ; Output   ; --            ; --            ; --                    ; --  ;
+-------+----------+---------------+---------------+-----------------------+-----+


+----------------------------------------------------+
; Pad To Core Delay Chain Fanout                     ;
+----------------------+-------------------+---------+
; Source Pin / Fanout  ; Pad To Core Index ; Setting ;
+----------------------+-------------------+---------+
; a[7]                 ;                   ;         ;
;      - c_tmp~363     ; 0                 ; ON      ;
;      - c_tmp~365     ; 0                 ; ON      ;
;      - c_tmp~367     ; 0                 ; ON      ;
;      - reduce_or~516 ; 0                 ; ON      ;
;      - reduce_or~517 ; 0                 ; ON      ;
;      - reduce_or~518 ; 0                 ; ON      ;
; a[6]                 ;                   ;         ;
;      - c_tmp~363     ; 1                 ; ON      ;
;      - c_tmp~365     ; 1                 ; ON      ;
;      - c_tmp~367     ; 1                 ; ON      ;
;      - reduce_or~516 ; 1                 ; ON      ;
;      - reduce_or~517 ; 1                 ; ON      ;
;      - reduce_or~518 ; 1                 ; ON      ;
; a[5]                 ;                   ;         ;
;      - c_tmp~363     ; 0                 ; ON      ;
;      - c_tmp~365     ; 0                 ; ON      ;
;      - c_tmp~367     ; 0                 ; ON      ;
;      - reduce_or~516 ; 0                 ; ON      ;
;      - reduce_or~485 ; 0                 ; ON      ;
;      - reduce_or~518 ; 0                 ; ON      ;
; a[4]                 ;                   ;         ;
;      - c_tmp~363     ; 1                 ; ON      ;
;      - c_tmp~364     ; 1                 ; ON      ;
;      - c_tmp~366     ; 1                 ; ON      ;
;      - reduce_or~485 ; 1                 ; ON      ;
;      - reduce_or~500 ; 1                 ; ON      ;
; a[3]                 ;                   ;         ;
;      - c_tmp~364     ; 0                 ; ON      ;
;      - c_tmp~366     ; 0                 ; ON      ;
;      - reduce_or~485 ; 0                 ; ON      ;
;      - reduce_or~500 ; 0                 ; ON      ;
; a[2]                 ;                   ;         ;
;      - c_tmp~364     ; 1                 ; ON      ;
;      - c_tmp~366     ; 1                 ; ON      ;
;      - reduce_or~485 ; 1                 ; ON      ;
;      - reduce_or~500 ; 1                 ; ON      ;
; a[1]                 ;                   ;         ;
;      - c_tmp~366     ; 0                 ; ON      ;
; a[8]                 ;                   ;         ;
;      - reduce_or~512 ; 0                 ; ON      ;
;      - reduce_or~513 ; 0                 ; ON      ;
;      - reduce_or~514 ; 0                 ; ON      ;
;      - reduce_or~515 ; 0                 ; ON      ;
;      - reduce_or~516 ; 0                 ; ON      ;
;      - reduce_or~517 ; 0                 ; ON      ;
;      - reduce_or~500 ; 0                 ; ON      ;
+----------------------+-------------------+---------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+---------------+-----------------+
; Name          ; Fan-Out         ;
+---------------+-----------------+
; a[8]          ; 7               ;
; a[5]          ; 6               ;
; a[6]          ; 6               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -