⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 encode.fit.rpt

📁 这是一个verilog源码的优先编码器
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; Global clocks                               ; 0 / 8 ( 0 % )        ;
; Maximum fan-out node                        ; a[8]                 ;
; Maximum fan-out                             ; 7                    ;
; Total fan-out                               ; 62                   ;
; Average fan-out                             ; 1.55                 ;
+---------------------------------------------+----------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                 ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; a[1] ; 96    ; 3        ; 27           ; 8            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; a[2] ; 97    ; 3        ; 27           ; 9            ; 1           ; 4                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; a[3] ; 98    ; 3        ; 27           ; 9            ; 0           ; 4                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; a[4] ; 99    ; 3        ; 27           ; 10           ; 1           ; 5                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; a[5] ; 100   ; 3        ; 27           ; 10           ; 0           ; 6                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; a[6] ; 103   ; 3        ; 27           ; 11           ; 1           ; 6                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; a[7] ; 104   ; 3        ; 27           ; 11           ; 0           ; 6                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; a[8] ; 105   ; 3        ; 27           ; 12           ; 1           ; 7                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                                    ;
+-------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load        ;
+-------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; c[0]  ; 5     ; 1        ; 0            ; 11           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; c[1]  ; 4     ; 1        ; 0            ; 12           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; c[2]  ; 3     ; 1        ; 0            ; 12           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; c[3]  ; 2     ; 1        ; 0            ; 13           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; c[4]  ; 1     ; 1        ; 0            ; 13           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; c[5]  ; 143   ; 2        ; 2            ; 14           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; c[6]  ; 141   ; 2        ; 4            ; 14           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; c[7]  ; 142   ; 2        ; 4            ; 14           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; en[0] ; 31    ; 1        ; 0            ; 3            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; en[1] ; 28    ; 1        ; 0            ; 4            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; en[2] ; 10    ; 1        ; 0            ; 10           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; en[3] ; 7     ; 1        ; 0            ; 10           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; en[4] ; 11    ; 1        ; 0            ; 9            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; en[5] ; 6     ; 1        ; 0            ; 11           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; en[6] ; 27    ; 1        ; 0            ; 4            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; en[7] ; 26    ; 1        ; 0            ; 5            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
+-------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 15 / 22 ( 68 % ) ; 3.3V          ; --           ;
; 2        ; 3 / 28 ( 10 % )  ; 3.3V          ; --           ;
; 3        ; 8 / 26 ( 30 % )  ; 3.3V          ; --           ;
; 4        ; 0 / 28 ( 0 % )   ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                   ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; 1        ; 0          ; 1        ; c[4]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 2        ; 1          ; 1        ; c[3]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 3        ; 2          ; 1        ; c[2]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 4        ; 3          ; 1        ; c[1]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 5        ; 4          ; 1        ; c[0]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 6        ; 5          ; 1        ; en[5]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 7        ; 6          ; 1        ; en[3]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 8        ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 9        ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 10       ; 7          ; 1        ; en[2]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 11       ; 8          ; 1        ; en[4]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 12       ; 9          ; 1        ; *~nCSO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 13       ; 10         ; 1        ; ^DATA0         ; input  ;              ;         ; --         ;                 ;
; 14       ; 11         ; 1        ; ^nCONFIG       ;        ;              ;         ; --         ;                 ;
; 15       ;            ;          ; VCCA_PLL1      ; power  ;              ; 1.5V    ; --         ;                 ;
; 16       ; 12         ; 1        ; GND+           ;        ;              ;         ; Row I/O    ;                 ;
; 17       ; 13         ; 1        ; GND+           ;        ;              ;         ; Row I/O    ;                 ;
; 18       ;            ;          ; GNDA_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 19       ;            ;          ; GNDG_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 20       ; 14         ; 1        ; ^nCEO          ;        ;              ;         ; --         ;                 ;
; 21       ; 15         ; 1        ; ^nCE           ;        ;              ;         ; --         ;                 ;
; 22       ; 16         ; 1        ; ^MSEL0         ;        ;              ;         ; --         ;                 ;
; 23       ; 17         ; 1        ; ^MSEL1         ;        ;              ;         ; --         ;                 ;
; 24       ; 18         ; 1        ; ^DCLK          ; bidir  ;              ;         ; --         ;                 ;
; 25       ; 19         ; 1        ; *~ASDO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 26       ; 20         ; 1        ; en[7]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 27       ; 21         ; 1        ; en[6]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 28       ; 22         ; 1        ; en[1]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 29       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 30       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 31       ; 23         ; 1        ; en[0]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 32       ; 24         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 33       ; 25         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 34       ; 26         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 35       ; 27         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 36       ; 28         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 37       ; 29         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 38       ; 30         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 39       ; 31         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 40       ; 32         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 41       ; 33         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 42       ; 34         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 43       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 44       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; 45       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 46       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 47       ; 35         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 48       ; 36         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 49       ; 37         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 50       ; 38         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 51       ; 39         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 52       ; 40         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 53       ; 41         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 54       ; 42         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 55       ; 43         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 56       ; 44         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 57       ; 45         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 58       ; 46         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 59       ; 47         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 60       ; 48         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 61       ; 49         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 62       ; 50         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 63       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 64       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 65       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 66       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; 67       ; 51         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 68       ; 52         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 69       ; 53         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 70       ; 54         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 71       ; 55         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 72       ; 56         ; 4        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 73       ; 57         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 74       ; 58         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 75       ; 59         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 76       ; 60         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 77       ; 61         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 78       ; 62         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 79       ; 63         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 80       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 81       ;            ; 3        ; VCCIO3         ; power  ;              ; 3.3V    ; --         ;                 ;
; 82       ; 64         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 83       ; 65         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 84       ; 66         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 85       ; 67         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 86       ; 68         ; 3        ; ^CONF_DONE     ;        ;              ;         ; --         ;                 ;
; 87       ; 69         ; 3        ; ^nSTATUS       ;        ;              ;         ; --         ;                 ;
; 88       ; 70         ; 3        ; #TCK           ; input  ;              ;         ; --         ;                 ;
; 89       ; 71         ; 3        ; #TMS           ; input  ;              ;         ; --         ;                 ;
; 90       ; 72         ; 3        ; #TDO           ; output ;              ;         ; --         ;                 ;
; 91       ; 73         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 92       ; 74         ; 3        ; GND+           ;        ;              ;         ; Row I/O    ;                 ;
; 93       ; 75         ; 3        ; GND+           ;        ;              ;         ; Row I/O    ;                 ;
; 94       ; 76         ; 3        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; 95       ; 77         ; 3        ; #TDI           ; input  ;              ;         ; --         ;                 ;
; 96       ; 78         ; 3        ; a[1]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 97       ; 79         ; 3        ; a[2]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 98       ; 80         ; 3        ; a[3]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 99       ; 81         ; 3        ; a[4]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 100      ; 82         ; 3        ; a[5]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 101      ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 102      ;            ; 3        ; VCCIO3         ; power  ;              ; 3.3V    ; --         ;                 ;
; 103      ; 83         ; 3        ; a[6]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 104      ; 84         ; 3        ; a[7]           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -