⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fir.fit.rpt

📁 通过VHDL语言进行数字信号处理的FIR操作
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; clk                          ;                   ;         ;
; clear                        ;                   ;         ;
; Din[7]                       ;                   ;         ;
;      - add889:inst18|Dout[7] ; 1                 ; ON      ;
;      - add889:inst18|Dout[8] ; 1                 ; ON      ;
;      - dff8:inst2|Dout[7]    ; 1                 ; ON      ;
; Din[6]                       ;                   ;         ;
;      - add889:inst18|Dout[6] ; 1                 ; ON      ;
;      - dff8:inst2|Dout[6]    ; 1                 ; ON      ;
; Din[5]                       ;                   ;         ;
;      - add889:inst18|Dout[5] ; 0                 ; ON      ;
;      - dff8:inst2|Dout[5]    ; 0                 ; ON      ;
; Din[4]                       ;                   ;         ;
;      - add889:inst18|Dout[4] ; 0                 ; ON      ;
;      - dff8:inst2|Dout[4]    ; 0                 ; ON      ;
; Din[3]                       ;                   ;         ;
;      - add889:inst18|Dout[3] ; 0                 ; ON      ;
;      - dff8:inst2|Dout[3]    ; 0                 ; ON      ;
; Din[2]                       ;                   ;         ;
;      - add889:inst18|Dout[2] ; 0                 ; ON      ;
;      - dff8:inst2|Dout[2]    ; 0                 ; ON      ;
; Din[1]                       ;                   ;         ;
;      - add889:inst18|Dout[1] ; 0                 ; ON      ;
;      - dff8:inst2|Dout[1]    ; 0                 ; ON      ;
; Din[0]                       ;                   ;         ;
;      - add889:inst18|Dout[0] ; 0                 ; ON      ;
;      - dff8:inst2|Dout[0]    ; 0                 ; ON      ;
+------------------------------+-------------------+---------+


+----------------------------------------------------------------------------------------------+
; Control Signals                                                                              ;
+-------+----------+---------+--------------+--------+----------------------+------------------+
; Name  ; Location ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ;
+-------+----------+---------+--------------+--------+----------------------+------------------+
; clear ; PIN_66   ; 152     ; Async. clear ; yes    ; Global clock         ; GCLK6            ;
; clk   ; PIN_10   ; 435     ; Clock        ; yes    ; Global clock         ; GCLK2            ;
+-------+----------+---------+--------------+--------+----------------------+------------------+


+----------------------------------------------------------------------+
; Global & Other Fast Signals                                          ;
+-------+----------+---------+----------------------+------------------+
; Name  ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-------+----------+---------+----------------------+------------------+
; clear ; PIN_66   ; 152     ; Global clock         ; GCLK6            ;
; clk   ; PIN_10   ; 435     ; Global clock         ; GCLK2            ;
+-------+----------+---------+----------------------+------------------+


+----------------------------------------+
; Non-Global High Fan-Out Signals        ;
+------------------------------+---------+
; Name                         ; Fan-Out ;
+------------------------------+---------+
; dff89:inst34|Dout[7]         ; 37      ;
; add889:inst21|Dout[8]        ; 23      ;
; add889:inst25|Dout[8]        ; 22      ;
; add889:inst20|Dout[8]        ; 19      ;
; add889:inst22|Dout[8]        ; 19      ;
; add889:inst23|Dout[8]        ; 19      ;
; add889:inst24|Dout[8]        ; 18      ;
; dff89:inst34|Dout[3]         ; 11      ;
; dff89:inst34|Dout[4]         ; 11      ;
; dff89:inst34|Dout[5]         ; 11      ;
; dff89:inst34|Dout[6]         ; 11      ;
; dff89:inst34|Dout[1]         ; 10      ;
; dff89:inst34|Dout[2]         ; 10      ;
; dff89:inst34|Dout[0]         ; 9       ;
; add889:inst21|Dout[1]        ; 7       ;
; add889:inst21|Dout[2]        ; 7       ;
; add889:inst21|Dout[3]        ; 7       ;
; add889:inst21|Dout[4]        ; 7       ;
; add889:inst21|Dout[5]        ; 7       ;
; add889:inst21|Dout[6]        ; 7       ;
; add889:inst21|Dout[7]        ; 7       ;
; add889:inst21|Dout[0]        ; 5       ;
; add121313:inst1|Dout[0]~140  ; 5       ;
; add889:inst20|Dout[1]        ; 5       ;
; mult29:inst29|Dout[1]~137    ; 5       ;
; add889:inst22|Dout[1]        ; 5       ;
; add889:inst24|Dout[1]        ; 5       ;
; add121313:inst|Dout[1]~137   ; 5       ;
; add889:inst20|Dout[2]        ; 5       ;
; add121414:inst35|Dout[1]~148 ; 5       ;
; add889:inst22|Dout[2]        ; 5       ;
; add889:inst24|Dout[2]        ; 5       ;
; sub131314:inst37|Dout[1]~153 ; 5       ;
; add889:inst20|Dout[3]        ; 5       ;
; add889:inst22|Dout[3]        ; 5       ;
; add889:inst23|Dout[1]        ; 5       ;
; add121616:inst36|Dout[2]~166 ; 5       ;
; add889:inst24|Dout[3]        ; 5       ;
; mult242:inst40|Dout[8]~158   ; 5       ;
; mult242:inst40|add~2131      ; 5       ;
; mult242:inst40|add~2116      ; 5       ;
; add889:inst20|Dout[4]        ; 5       ;
; sub141616:inst38|Dout[2]~171 ; 5       ;
; add889:inst22|Dout[4]        ; 5       ;
; add889:inst23|Dout[2]        ; 5       ;
; add889:inst24|Dout[4]        ; 5       ;
; mult162:inst33|Dout[4]~154   ; 5       ;
; add141616:inst39|Dout[8]~163 ; 5       ;
; mult13:inst28|Dout[5]~110    ; 5       ;
; mult13:inst28|add~818        ; 5       ;
+------------------------------+---------+


+---------------------------------------------------+
; Interconnect Usage Summary                        ;
+----------------------------+----------------------+
; Interconnect Resource Type ; Usage                ;
+----------------------------+----------------------+
; C4s                        ; 507 / 8,840 ( 5 % )  ;
; Direct links               ; 190 / 11,506 ( 1 % ) ;
; Global clocks              ; 2 / 8 ( 25 % )       ;
; LAB clocks                 ; 37 / 156 ( 23 % )    ;
; LUT chains                 ; 1 / 2,619 ( < 1 % )  ;
; Local interconnects        ; 898 / 11,506 ( 7 % ) ;
; M4K buffers                ; 0 / 468 ( 0 % )      ;
; R4s                        ; 340 / 7,520 ( 4 % )  ;
+----------------------------+----------------------+


+---------------------------------------------------------------------------+
; LAB Logic Elements                                                        ;
+--------------------------------------------+------------------------------+
; Number of Logic Elements  (Average = 8.27) ; Number of LABs  (Total = 88) ;
+--------------------------------------------+------------------------------+
; 1                                          ; 0                            ;
; 2                                          ; 2                            ;
; 3                                          ; 3                            ;
; 4                                          ; 4                            ;
; 5                                          ; 1                            ;
; 6                                          ; 9                            ;
; 7                                          ; 7                            ;
; 8                                          ; 12                           ;
; 9                                          ; 5                            ;
; 10                                         ; 45                           ;
+--------------------------------------------+------------------------------+


+-------------------------------------------------------------------+
; LAB-wide Signals                                                  ;
+------------------------------------+------------------------------+
; LAB-wide Signals  (Average = 1.08) ; Number of LABs  (Total = 88) ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -